WIPO logo
Mobile | Deutsch | Español | Français | 日本語 | 한국어 | Português | Русский | 中文 | العربية |

Search International and National Patent Collections
World Intellectual Property Organization
Machine translation
Latest bibliographic data on file with the International Bureau   

Pub. No.:    WO/2010/140200    International Application No.:    PCT/JP2009/007236
Publication Date: 09.12.2010 International Filing Date: 25.12.2009
G06F 15/78 (2006.01), G06F 9/445 (2006.01), G06F 15/177 (2006.01)
Applicants: PANASONIC CORPORATION [JP/JP]; 1006, Oaza Kadoma, Kadoma-shi, Osaka 5718501 (JP) (For All Designated States Except US).
MATSUI, Hisami; (For US Only)
Inventors: MATSUI, Hisami;
Agent: NII, Hiromori; c/o NII Patent Firm, 6F, Tanaka Ito Pia Shin-Osaka Bldg.,3-10, Nishi Nakajima 5-chome, Yodogawa-ku, Osaka-city, Osaka 5320011 (JP)
Priority Data:
2009-134493 03.06.2009 JP
(JA) 半導体集積回路およびテレビ
Abstract: front page image
(EN)Provided is a low-cost semiconductor integrated circuit having two CPUs mounted thereon. A one-chip semiconductor integrated circuit is provided with a stand-by microcomputer (100), a main microcomputer (200), and an interrupting section (110) which interrupts transmission of signals between the microcomputers. The stand-by microcomputer (100) is provided with first ROM (102) which stores a first boot program, and a first processing section (101) which executes the first boot program. The main microcomputer (200) is provided with second ROM (202) which stores a second boot program, and a second processing section (201) which executes the second boot program. The first processing section (101) executes the first boot program when a first power supply is turned on, and the second processing section (201) executes the second boot program when a second power supply is turned on.
(FR)L'invention concerne un circuit intégré semiconducteur à faible coût sur lequel sont montées deux unités centrales. Un circuit intégré semi-conducteur à une puce comprend un micro-ordinateur de réserve (100), un micro-ordinateur principal (200) et une partie d'interruption (110) qui interrompt la transmission de signaux entre les micro-ordinateurs. Le micro-ordinateur de réserve (100) comprend une première ROM (102) qui stocke un premier programme d'amorce et une première partie de traitement (101) qui exécute ce premier programme d'amorce. Le micro-ordinateur principal (200) comprend une deuxième ROM (202) qui stocke un deuxième programme d'amorce et une deuxième partie de traitement (201) qui exécute ce deuxième programme d'amorce. La première partie de traitement (101) exécute le premier programme d'amorce lorsqu'une première alimentation est mise en marche et la deuxième partie de traitement (201) exécute le deuxième programme d'amorce lorsqu'une deuxième alimentation est mise en marche.
(JA) 2つのCPUを搭載した低コストの半導体集積回路を提供する。1チップの半導体集積回路は、スタンバイマイコン(100)とメインマイコン(200)と、マイコン間の信号を遮断する遮断部(110)とを備え、スタンバイマイコン(100)は、第1ブートプログラムを格納する第1ROM(102)と、第1ブートプログラムを実行する第1処理部(101)とを備え、メインマイコン(200)は、第2ブートプログラムを格納する第2ROM(202)と、第2ブートプログラムを実行する第2処理部(201)とを備え、第1処理部(101)は、第1の電源がオンしたとき、第1ブートプログラムを実行し、第2処理部(201)は、第2の電源がオンしたとき第2ブートプログラムを実行する。
Designated States: AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BR, BW, BY, BZ, CA, CH, CL, CN, CO, CR, CU, CZ, DE, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IS, KE, KG, KM, KN, KP, KR, KZ, LA, LC, LK, LR, LS, LT, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PE, PG, PH, PL, PT, RO, RS, RU, SC, SD, SE, SG, SK, SL, SM, ST, SV, SY, TH, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW.
African Regional Intellectual Property Organization (BW, GH, GM, KE, LS, MW, MZ, NA, SD, SL, SZ, TZ, UG, ZM, ZW)
Eurasian Patent Organization (AM, AZ, BY, KG, KZ, MD, RU, TJ, TM)
European Patent Office (AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MK, MT, NL, NO, PL, PT, RO, SE, SI, SK, SM, TR)
African Intellectual Property Organization (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, ML, MR, NE, SN, TD, TG).
Publication Language: Japanese (JA)
Filing Language: Japanese (JA)