WIPO logo
Mobile | Deutsch | Español | Français | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Search International and National Patent Collections
World Intellectual Property Organization
Search
 
Browse
 
Translate
 
Options
 
News
 
Login
 
Help
 
Machine translation
1. (WO2010135945) SYSTEM ON CHIP AND STARTING METHOD THEREOF
Latest bibliographic data on file with the International Bureau   

Pub. No.:    WO/2010/135945    International Application No.:    PCT/CN2010/072346
Publication Date: 02.12.2010 International Filing Date: 29.04.2010
IPC:
G06F 1/24 (2006.01)
Applicants: ARTEK MICROELECTRONICS CO., LTD. [CN/CN]; 202, No.1 Building, Shenzhen Software park Center distrct of Hi-tech Zone, GaoxinzhongEr Road, Nanshan Shenzhen, Guangdong 518057 (CN) (For All Designated States Except US).
XIONG, Jiang [CN/CN]; (CN) (For US Only).
LIU, Yonggen [CN/CN]; (CN) (For US Only)
Inventors: XIONG, Jiang; (CN).
LIU, Yonggen; (CN)
Agent: SHENZHEN ZHONGYI PATENT AND TRADEMARK OFFICE; 4th Fl. West (PO Box No. 5) Old Special Zone Newspaper Building No. 1014, Shennan Rd., C. Futian, Shenzhen, Guanagdong 518028 (CN)
Priority Data:
200910107709.0 25.05.2009 CN
Title (EN) SYSTEM ON CHIP AND STARTING METHOD THEREOF
(FR) SYSTÈME SUR PUCE ET SON PROCÉDÉ DE DÉMARRAGE
(ZH) 一种片上系统及其启动方法
Abstract: front page image
(EN)A system on chip (SOC) (1) and a starting method thereof are provided, which are suitable for the field of integrate circuit. The SOC includes an on-chip power supply device (11), a reset device (12) and a functional device (13), wherein the on-chip power supply device (11) includes a clock generator (111) for generating a clock signal, a first reference voltage generating circuit (112) for generating the first reference voltage and a power supply regulator (113) for providing a power supply voltage required by other device during working; the reset device (12) keeps the functional device (13) in a reset state in a preset delay time and when the delay time is over, releases the functional device (13) from the reset state and outputs a clock signal (20) in order to set the functional device (13) to work. Once the external power source (2) connects to the SOC, the on-chip power supply device (11) starts immediately under the action of the first reference voltage, and is not controlled by any reset signal and enable signal of other devices inside the system, so the start speed of the SOC is improved greatly.
(FR)L'invention porte sur un système sur puce (SOC) (1) et sur son procédé de démarrage, qui sont appropriés au domaine des circuits intégrés. Le SOC comprend un dispositif d'alimentation électrique sur puce (11), un dispositif de réinitialisation (12) et un dispositif de fonctionnement (13), le dispositif d'alimentation électrique sur puce (11) comprenant un générateur d'horloge (111) destiné à générer un signal d'horloge, un premier circuit de génération de tension de référence (112) destiné à générer la première tension de référence et un régulateur d'alimentation électrique (113) destiné à délivrer une tension d'alimentation électrique requise par un autre dispositif lors du fonctionnement; le dispositif de réinitialisation (12) maintient le dispositif de fonctionnement (13) dans un état de réinitialisation pendant un temps de retard préréglé et, lorsque le temps de retard est dépassé, libère le dispositif de fonctionnement (13) de l'état de réinitialisation et émet un signal d'horloge (20) destiné à faire fonctionner le dispositif de fonctionnement (13). Dès que la source d'alimentation extérieure (2) se connecte au SOC, le dispositif d'alimentation électrique sur puce (11) démarre immédiatement sous l'action de la première tension de référence, et n'est pas commandé par un quelconque signal de réinitialisation ou signal d'activation d'autres dispositifs à l'intérieur du système, de telle sorte que la vitesse de démarrage du SOC est très améliorée.
Designated States: AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BR, BW, BY, BZ, CA, CH, CL, CN, CO, CR, CU, CZ, DE, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IS, JP, KE, KG, KM, KN, KP, KR, KZ, LA, LC, LK, LR, LS, LT, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PE, PG, PH, PL, PT, RO, RS, RU, SC, SD, SE, SG, SK, SL, SM, ST, SV, SY, TH, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW.
African Regional Intellectual Property Organization (BW, GH, GM, KE, LR, LS, MW, MZ, NA, SD, SL, SZ, TZ, UG, ZM, ZW)
Eurasian Patent Organization (AM, AZ, BY, KG, KZ, MD, RU, TJ, TM)
European Patent Office (AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MK, MT, NL, NO, PL, PT, RO, SE, SI, SK, SM, TR)
African Intellectual Property Organization (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, ML, MR, NE, SN, TD, TG).
Publication Language: Chinese (ZH)
Filing Language: Chinese (ZH)