Some content of this application is unavailable at the moment.
If this situation persist, please contact us atFeedback&Contact
1. (WO2010119736) DATA PROCESSING APPARATUS AND METHOD FOR CONTROLLING THE APPARATUS
Latest bibliographic data on file with the International Bureau   

Pub. No.: WO/2010/119736 International Application No.: PCT/JP2010/053719
Publication Date: 21.10.2010 International Filing Date: 02.03.2010
IPC:
H03K 19/173 (2006.01) ,G06F 11/00 (2006.01)
H ELECTRICITY
03
BASIC ELECTRONIC CIRCUITRY
K
PULSE TECHNIQUE
19
Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
02
using specified components
173
using elementary logic circuits as components
G PHYSICS
06
COMPUTING; CALCULATING; COUNTING
F
ELECTRIC DIGITAL DATA PROCESSING
11
Error detection; Error correction; Monitoring
Applicants:
NOMURA, Yoshihisa [JP/JP]; JP (UsOnly)
CANON KABUSHIKI KAISHA [JP/JP]; 30-2, Shimomaruko 3-chome, Ohta-ku, Tokyo 1468501, JP (AllExceptUS)
Inventors:
NOMURA, Yoshihisa; JP
Agent:
OHTSUKA, Yasunori; 7th FL., KIOICHO PARK BLDG., 3-6, KIOICHO, CHIYODA-KU, Tokyo 1020094, JP
Priority Data:
2009-09739113.04.2009JP
Title (EN) DATA PROCESSING APPARATUS AND METHOD FOR CONTROLLING THE APPARATUS
(FR) APPAREIL DE TRAITEMENT DE DONNÉES ET PROCÉDÉ DE COMMANDE ASSOCIÉ
Abstract:
(EN) The present invention provides a data processing apparatus having a programmable logic and a method for controlling the apparatus. If it is determined that the reconfiguration of the programmable logic is necessary, register setting data for reconfiguring the programmable logic is supplied to the programmable logic. The programmable logic reads out circuit information from a memory storing the circuit information in accordance with the register setting data and reconfigures a function of the programmable logic. A CPU transfers the register setting data to the programmable logic and then transfers data to be processed by the programmable logic whose function has been reconfigured, to the programmable logic.
(FR) L'invention concerne un appareil de traitement de données comportant une logique programmable, ainsi qu'un procédé de commande de l'appareil. Selon le procédé, s'il est établi qu'une reconfiguration de la logique programmable s'avère nécessaire, des données de paramétrage de registre servant à reconfigurer la logique programmable sont transmises à la logique programmable. La logique programmable extrait des informations de circuit dans une mémoire contenant les informations de circuit compte tenu des données de paramétrage de registre, et reconfigure une fonction de la logique programmable. Une CPU transfère les données de paramétrage de registre à la logique programmable puis transfère à la logique programmable dont une fonction a été reconfigurée des données qu'elle est appelée à traiter.
front page image
Designated States: AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BR, BW, BY, BZ, CA, CH, CL, CN, CO, CR, CU, CZ, DE, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IS, KE, KG, KM, KN, KP, KR, KZ, LA, LC, LK, LR, LS, LT, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PE, PG, PH, PL, PT, RO, RS, RU, SC, SD, SE, SG, SK, SL, SM, ST, SV, SY, TH, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW
African Regional Intellectual Property Organization (ARIPO) (BW, GH, GM, KE, LS, MW, MZ, NA, SD, SL, SZ, TZ, UG, ZM, ZW)
Eurasian Patent Office (AM, AZ, BY, KG, KZ, MD, RU, TJ, TM)
European Patent Office (EPO) (AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MK, MT, NL, NO, PL, PT, RO, SE, SI, SK, SM, TR)
African Intellectual Property Organization (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, ML, MR, NE, SN, TD, TG)
Publication Language: English (EN)
Filing Language: English (EN)