WIPO logo
Mobile | Deutsch | Español | Français | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Search International and National Patent Collections
World Intellectual Property Organization
Options
Query Language
Stem
Sort by:
List Length
Some content of this application is unavailable at the moment.
If this situation persist, please contact us atFeedback&Contact
1. (WO2010117516) SYSTEM AND METHOD FOR USING AN INTEGRATED CIRCUIT PIN AS BOTH A CURRENT LIMITING INPUT AND AN OPEN-DRAIN OUTPUT
Latest bibliographic data on file with the International Bureau   

Pub. No.: WO/2010/117516 International Application No.: PCT/US2010/025911
Publication Date: 14.10.2010 International Filing Date: 02.03.2010
IPC:
H03K 19/173 (2006.01)
H ELECTRICITY
03
BASIC ELECTRONIC CIRCUITRY
K
PULSE TECHNIQUE
19
Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
02
using specified components
173
using elementary logic circuits as components
Applicants: SHEARON, William, Brandes[US/US]; US (UsOnly)
GOUGH, Lawrence, Gilbert[US/US]; US (UsOnly)
INTERSIL AMERICAS INC.[US/US]; 1001 Murphy Ranch Road Milpitas, CA 95035, US (AllExceptUS)
Inventors: SHEARON, William, Brandes; US
GOUGH, Lawrence, Gilbert; US
Agent: WALKER, Brian, D.; Howison & Arnott, L.L.P. P.O. Box 741715 Dallas, TX 75374-1715, US
Priority Data:
12/482,52711.06.2009US
61/167,77008.04.2009US
Title (EN) SYSTEM AND METHOD FOR USING AN INTEGRATED CIRCUIT PIN AS BOTH A CURRENT LIMITING INPUT AND AN OPEN-DRAIN OUTPUT
(FR) SYSTÈME ET PROCÉDÉ POUR UTILISER UNE BROCHE DE CIRCUIT INTÉGRÉ À LA FOIS COMME ENTRÉE DE LIMITATION DE COURANT ET COMME SORTIE À DRAIN OUVERT
Abstract:
(EN) An integrated circuit comprises at least one pin and has at least one resistor connected between a reference voltage and the at least one pin. Current measurement circuitry applies a voltage across the at least one resistor and measures a current at the at least one pin responsive to the applied voltage in a first mode of operation. The measured current enables determination of a current limit set point for the integrated circuit. In a second mode of operation, the at least one resistor comprises a pull up resistor and the at least one pin that is connected to the at least one resistor comprises an open-drain output.
(FR) Un circuit intégré comprend au moins une broche et possède au moins une résistance connectée entre une tension de référence et ladite au moins une broche. Un circuit de mesure de courant applique une tension aux bornes de ladite au moins une résistance et mesure un courant au niveau de ladite au moins une broche en réponse à la tension appliquée dans un premier mode de fonctionnement. Le courant mesuré permet de déterminer un point de consigne de limite de courant propre au circuit intégré. Dans un second mode de fonctionnement, ladite au moins une résistance comprend une résistance de charge et ladite au moins une broche qui est connectée à ladite au moins une résistance comprend une sortie à drain ouvert.
front page image
Designated States: AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BR, BW, BY, BZ, CA, CH, CL, CN, CO, CR, CU, CZ, DE, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IS, JP, KE, KG, KM, KN, KP, KR, KZ, LA, LC, LK, LR, LS, LT, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PE, PG, PH, PL, PT, RO, RS, RU, SC, SD, SE, SG, SK, SL, SM, ST, SV, SY, TH, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW
African Regional Intellectual Property Organization (ARIPO) (BW, GH, GM, KE, LS, MW, MZ, NA, SD, SL, SZ, TZ, UG, ZM, ZW)
Eurasian Patent Office (AM, AZ, BY, KG, KZ, MD, RU, TJ, TM)
European Patent Office (EPO) (AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MK, MT, NL, NO, PL, PT, RO, SE, SI, SK, SM, TR)
African Intellectual Property Organization (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, ML, MR, NE, SN, TD, TG)
Publication Language: English (EN)
Filing Language: English (EN)