Search International and National Patent Collections
Some content of this application is unavailable at the moment.
If this situation persists, please contact us atFeedback&Contact
1. (WO2010079530) CIRCUIT AND METHOD FOR DIGITAL-ANALOG CONVERSION
Latest bibliographic data on file with the International Bureau

Pub. No.: WO/2010/079530 International Application No.: PCT/JP2009/000028
Publication Date: 15.07.2010 International Filing Date: 07.01.2009
IPC:
H03M 1/76 (2006.01)
H ELECTRICITY
03
BASIC ELECTRONIC CIRCUITRY
M
CODING, DECODING OR CODE CONVERSION, IN GENERAL
1
Analogue/digital conversion; Digital/analogue conversion
66
Digital/analogue converters
74
Simultaneous conversion
76
using switching tree
Applicants:
株式会社アドバンテスト ADVANTEST CORPORATION [JP/JP]; 〒1790071 東京都練馬区旭町1丁目32番1号 Tokyo 1-32-1, Asahi-cho, Nerima-ku, Tokyo 1790071, JP (AllExceptUS)
小島昭二 KOJIMA, Shoji [JP/JP]; JP (UsOnly)
Inventors:
小島昭二 KOJIMA, Shoji; JP
Agent:
森下賢樹 MORISHITA, Sakaki; 〒1500021 東京都渋谷区恵比寿西2-11-12 Tokyo 2-11-12, Ebisu-Nishi Shibuya-ku, Tokyo 1500021, JP
Priority Data:
Title (EN) CIRCUIT AND METHOD FOR DIGITAL-ANALOG CONVERSION
(FR) CIRCUIT ET PROCÉDÉ DE CONVERSION NUMÉRIQUE-ANALOGIQUE
(JA) デジタル/アナログ変換回路および方法
Abstract:
(EN) A reference voltage generating circuit (10) applies an upper reference voltage (VRH) to a first reference voltage terminal (P1), and a lower reference voltage (VRL) to a second reference voltage terminal (P2) in a first state (S1), and the reference voltage generating circuit applies the voltages by opposite polarities in a second state (S2). A first switch group (SWG1) selects one tap, which corresponds to a digital input signal (DIN) from among a plurality of taps (T1-Tn+1) in the first state, and in the second state, the first switch group selects a tap at a position symmetrical to the tap selected in the first state.
(FR) Selon l'invention, un circuit de génération de tension de référence (10) applique une tension de référence supérieure (VRH) à une première borne de tension de référence (P1), et une tension de référence inférieure (VRL) à une seconde borne de tension de référence (P2) dans un premier état (S1), et le circuit de génération de tension de référence applique les tensions de polarités opposées dans un second état (S2). Un premier groupe de commutateurs (SWG1) sélectionne une prise qui correspond à un signal d'entrée numérique (DIN) parmi une pluralité de prises (T1-Tn+1) dans le premier état et, dans le second état, le premier groupe de commutateurs sélectionne une prise en une position symétrique de la prise sélectionnée dans le premier état.
(JA)  基準電圧発生回路10は、第1状態(S1)において、上側基準電圧VRHを第1基準電圧端子P1に、下側基準電圧VRLを第2基準電圧端子P2に印加し、第2状態(S2)において、逆極性で印加する。第1スイッチ群SWG1は、複数のタップT~Tn+1から、第1状態において、デジタル入力信号DINに応じたひとつを選択し、第2状態において、第1状態において選択されたタップと対称な位置にあるタップを選択する。
front page image
Designated States: AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BR, BW, BY, BZ, CA, CH, CN, CO, CR, CU, CZ, DE, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IS, JP, KE, KG, KM, KN, KP, KR, KZ, LA, LC, LK, LR, LS, LT, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PG, PH, PL, PT, RO, RS, RU, SC, SD, SE, SG, SK, SL, SM, ST, SV, SY, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW
African Regional Intellectual Property Organization (ARIPO) (BW, GH, GM, KE, LS, MW, MZ, NA, SD, SL, SZ, TZ, UG, ZM, ZW)
Eurasian Patent Organization (AM, AZ, BY, KG, KZ, MD, RU, TJ, TM)
European Patent Office (AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MK, MT, NL, NO, PL, PT, RO, SE, SI, SK, TR)
African Intellectual Property Organization (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, ML, MR, NE, SN, TD, TG)
Publication Language: Japanese (JA)
Filing Language: Japanese (JA)
Also published as:
JPWO2010079530