Search International and National Patent Collections
Some content of this application is unavailable at the moment.
If this situation persists, please contact us atFeedback&Contact
1. (WO2010077267) ANALOG MULTIPLEXER CONFIGURED TO REDUCE KICKBACK PERTURBATION
Latest bibliographic data on file with the International Bureau

Pub. No.: WO/2010/077267 International Application No.: PCT/US2009/006259
Publication Date: 08.07.2010 International Filing Date: 24.11.2009
IPC:
H04N 5/335 (2006.01)
H ELECTRICITY
04
ELECTRIC COMMUNICATION TECHNIQUE
N
PICTORIAL COMMUNICATION, e.g. TELEVISION
5
Details of television systems
30
Transforming light or analogous information into electric information
335
using solid-state image sensors [SSIS]
Applicants:
EASTMAN KODAK COMPANY [US/US]; 343 State Street Rochester, New York 14650-2201, US (AllExceptUS)
XUE, Song [US/US]; US (UsOnly)
Inventors:
XUE, Song; US
Priority Data:
12/329,83208.12.2008US
Title (EN) ANALOG MULTIPLEXER CONFIGURED TO REDUCE KICKBACK PERTURBATION
(FR) MULTIPLEXEUR ANALOGIQUE CONÇU POUR ATTÉNUER LES PERTURBATIONS EN RETOUR
Abstract:
(EN) An analog multiplexer is configured to multiplex a plurality of input analog signal channels into a single output analog signal channel. The analog multiplexer comprises a plurality of input sampling circuits associated with respective ones of the input analog signal channels and an amplifier having an input controllably connectable in turn to each of the input sampling circuits. The analog multiplexer is further configured to connect at least a given one of the input analog signal channels to a sampling element of its corresponding input sampling circuit at a predetermined time prior to connecting the sampling element of that input sampling circuit to the input of the amplifier. The predetermined time is less than a full clock cycle of a sampling clock of the amplifier. The analog multiplexer may be implemented in readout circuitry coupled to a pixel array in an image sensor.
(FR) L'invention concerne un multiplexeur analogique conçu pour multiplexer une pluralité de voies de signaux analogiques d'entrée en une voie de signaux analogiques de sortie unique. Le multiplexeur analogique comprend une pluralité de circuits d'échantillonnage d'entrée associés à des voies respectives des voies de signaux analogiques d'entrée, et un amplificateur possédant une entrée susceptible d'être commandée pour être reliée tour à tour à chacun des circuits d'échantillonnage d'entrée. Le multiplexeur analogique est en outre conçu pour relier au moins une voie donnée parmi les voies de signaux analogiques d'entrée à un élément d'échantillonnage de son circuit d'échantillonnage d'entrée correspondant à un instant prédéfini avant de relier l'élément d'échantillonnage de ce circuit d'échantillonnage d'entrée à l'entrée de l'amplificateur. L'instant prédéfini est plus court qu'un cycle d'horloge complet de l'amplificateur. Le multiplexeur analogique peut être mis en œuvre dans un montage de circuits de lecture relié à une matrice de pixels dans un capteur d'images.
front page image
Designated States: AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BR, BW, BY, BZ, CA, CH, CL, CN, CO, CR, CU, CZ, DE, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IS, JP, KE, KG, KM, KN, KP, KR, KZ, LA, LC, LK, LR, LS, LT, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PE, PG, PH, PL, PT, RO, RS, RU, SC, SD, SE, SG, SK, SL, SM, ST, SV, SY, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW
African Regional Intellectual Property Organization (ARIPO) (BW, GH, GM, KE, LS, MW, MZ, NA, SD, SL, SZ, TZ, UG, ZM, ZW)
Eurasian Patent Organization (AM, AZ, BY, KG, KZ, MD, RU, TJ, TM)
European Patent Office (AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MK, MT, NL, NO, PL, PT, RO, SE, SI, SK, SM, TR)
African Intellectual Property Organization (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, ML, MR, NE, SN, TD, TG)
Publication Language: English (EN)
Filing Language: English (EN)
Also published as:
CN102265604