WIPO logo
Mobile | Deutsch | Español | Français | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Search International and National Patent Collections
World Intellectual Property Organization
Search
 
Browse
 
Translate
 
Options
 
News
 
Login
 
Help
 
Machine translation
1. (WO2010026902) SEMICONDUCTOR INTEGRATED CIRCUIT DEVICE
Latest bibliographic data on file with the International Bureau   

Pub. No.:    WO/2010/026902    International Application No.:    PCT/JP2009/064867
Publication Date: 11.03.2010 International Filing Date: 26.08.2009
IPC:
H03K 5/19 (2006.01), H03K 19/003 (2006.01)
Applicants: MITSUMI ELECTRIC CO., LTD. [JP/JP]; 2-11-2, Tsurumaki, Tama-Shi, Tokyo 2068567 (JP) (For All Designated States Except US).
ITAGAKI, Takatoshi [JP/JP]; (JP) (For US Only).
ABE, Makio [JP/JP]; (JP) (For US Only).
INOUE, Fumihiro [JP/JP]; (JP) (For US Only).
IKEUCHI, Akira [JP/JP]; (JP) (For US Only)
Inventors: ITAGAKI, Takatoshi; (JP).
ABE, Makio; (JP).
INOUE, Fumihiro; (JP).
IKEUCHI, Akira; (JP)
Agent: ITOH, Tadahiko; (JP)
Priority Data:
2008-229999 08.09.2008 JP
Title (EN) SEMICONDUCTOR INTEGRATED CIRCUIT DEVICE
(FR) DISPOSITIF DE CIRCUIT INTÉGRÉ À SEMI-CONDUCTEUR
(JA) 半導体集積回路装置
Abstract: front page image
(EN)A semiconductor integrated circuit device comprises an oscillation circuit for performing oscillation to output an oscillation signal and, when detecting that the oscillation is stopped, outputting an oscillation stop detection signal to resume the oscillation, a register for holding the oscillation stop detection signal outputted by the oscillation circuit as an error flag, a reset control unit for generating a reset signal from the oscillation stop detection signal outputted by the oscillation circuit to reset a functional module, and a storage control means for reading the error flag from the register and storing the error flag in a nonvolatile memory after the functional module is reset.
(FR)L'invention porte sur un dispositif de circuit intégré à semi-conducteur qui comporte un circuit oscillant pour effectuer une oscillation afin d’émettre un signal d'oscillation et, lors de la détection du fait que l'oscillation est arrêtée, pour émettre un signal de détection d'arrêt d'oscillation pour reprendre l'oscillation, un registre pour conserver le signal de détection d'arrêt d'oscillation émis par le circuit oscillant en tant que drapeau d'erreur, une unité de commande de réinitialisation pour générer un signal de réinitialisation à partir du signal de détection d'arrêt d'oscillation émis par le circuit oscillant pour réinitialiser un module fonctionnel, et un moyen de commande de stockage pour lire le drapeau d'erreur à partir du registre et stocker le drapeau d'erreur dans une mémoire non volatile après que le module fonctionnel a été réinitialisé.
(JA) 発振を行って発振信号を出力すると共に発振停止を検出したとき発振停止検出信号を出力し発振を再開する発振回路と、発振回路が出力する発振停止検出信号をエラーフラグとして保持するレジスタと、発振回路が出力する発振停止検出信号からリセット信号を生成して機能モジュールをリセットするリセット制御部と、機能モジュールのリセット後、レジスタからエラーフラグを読み出して不揮発性メモリに記憶する記憶制御手段を有する。
Designated States: AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BR, BW, BY, BZ, CA, CH, CL, CN, CO, CR, CU, CZ, DE, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IS, KE, KG, KM, KN, KP, KR, KZ, LA, LC, LK, LR, LS, LT, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PE, PG, PH, PL, PT, RO, RS, RU, SC, SD, SE, SG, SK, SL, SM, ST, SV, SY, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW.
African Regional Intellectual Property Organization (BW, GH, GM, KE, LS, MW, MZ, NA, SD, SL, SZ, TZ, UG, ZM, ZW)
Eurasian Patent Organization (AM, AZ, BY, KG, KZ, MD, RU, TJ, TM)
European Patent Office (AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MK, MT, NL, NO, PL, PT, RO, SE, SI, SK, SM, TR)
African Intellectual Property Organization (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, ML, MR, NE, SN, TD, TG).
Publication Language: Japanese (JA)
Filing Language: Japanese (JA)