WIPO logo
Mobile | Deutsch | Español | Français | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Search International and National Patent Collections
World Intellectual Property Organization
Search
 
Browse
 
Translate
 
Options
 
News
 
Login
 
Help
 
Machine translation
1. (WO2010025027) METHOD AND APPARATUS FOR ADJUSTING LOAD IMPEDANCE OF A DISTRIBUTED AMPLIFIER
Latest bibliographic data on file with the International Bureau   

Pub. No.:    WO/2010/025027    International Application No.:    PCT/US2009/053321
Publication Date: 04.03.2010 International Filing Date: 10.08.2009
IPC:
H03F 1/18 (2006.01), H03F 3/60 (2006.01)
Applicants: MOTOROLA, INC. [US/US]; 1303 E. Algonquin Road Schaumburg, IL 60196 (US) (For All Designated States Except US).
FREI, Jeffrey, A. [US/US]; (US) (For US Only)
Inventors: FREI, Jeffrey, A.; (US)
Agent: DOUTRE, Barbara, R.; (US)
Priority Data:
12/201,208 29.08.2008 US
Title (EN) METHOD AND APPARATUS FOR ADJUSTING LOAD IMPEDANCE OF A DISTRIBUTED AMPLIFIER
(FR) PROCÉDÉ ET APPAREIL POUR AJUSTER L'IMPÉDANCE DE CHARGE D'UN AMPLIFICATEUR DISTRIBUÉ
Abstract: front page image
(EN)The application discloses a method and apparatus for adjusting internal load impedances, by section, at feed points present on a distributed amplifier's output transmission line. The method includes determining a summing-point load impedance (Zx) at an off-chip output transmission line of the distributed amplifier. The method further includes determining a driving-point load impedance (Zd) at an output of an on-chip power transistor. The driving-point load impedance diverges and disperses over frequency from that summing-point load impedance due to reactance of at least one on-chip component coupled to the output of the on-chip power transistor. The method then includes determining and providing an offset to summing-point load impedance (Zx) based on the driving-point load impedance (Zd) such that the driving-point load impedance (Zd) converges to the summing-point load impedance (Zx) of that distributed amplifier section.
(FR)L'invention concerne un procédé et un appareil pour ajuster les impédances de charge internes, par section, à des points d'alimentation présents sur une ligne de transmission de sortie d'un amplificateur distribué. Le procédé comprend la détermination d'une impédance de charge de point de sommation (Zx) sur une ligne de transmission de sortie hors pastille de l'amplificateur distribué. Le procédé comprend également la détermination d'une impédance de charge directe (Zd) à une sortie d'un transistor de puissance sur pastille. L'impédance de charge directe diverge et se disperse sur la fréquence par rapport à l'impédance de charge de point de sommation à cause de la réactance d'au moins un composant sur la pastille couplé à la sortie du transistor de puissance sur pastille. Le procédé comprend également la détermination et la fourniture d'un décalage à l'impédance de charge de point de sommation (Zx) sur la base de l'impédance de charge directe (Zd) de telle sorte que l'impédance de charge directe (Zd) converge à l'impédance de charge de point de sommation (Zx) de cette section de l'amplificateur distribué.
Designated States: AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BR, BW, BY, BZ, CA, CH, CL, CN, CO, CR, CU, CZ, DE, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IS, JP, KE, KG, KM, KN, KP, KR, KZ, LA, LC, LK, LR, LS, LT, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PE, PG, PH, PL, PT, RO, RS, RU, SC, SD, SE, SG, SK, SL, SM, ST, SV, SY, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW.
African Regional Intellectual Property Organization (BW, GH, GM, KE, LS, MW, MZ, NA, SD, SL, SZ, TZ, UG, ZM, ZW)
Eurasian Patent Organization (AM, AZ, BY, KG, KZ, MD, RU, TJ, TM)
European Patent Office (AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MK, MT, NL, NO, PL, PT, RO, SE, SI, SK, SM, TR)
African Intellectual Property Organization (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, ML, MR, NE, SN, TD, TG).
Publication Language: English (EN)
Filing Language: English (EN)