WIPO logo
Mobile | Deutsch | Español | Français | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Search International and National Patent Collections
World Intellectual Property Organization
Search
 
Browse
 
Translate
 
Options
 
News
 
Login
 
Help
 
Machine translation
1. (WO2010023502) SEMICONDUCTOR DEVICE, WIRELESS COMMUNICATION DEVICE AND METHOD FOR GENERATING A SYNTHESIZED FREQUENCY SIGNAL
Latest bibliographic data on file with the International Bureau   

Pub. No.:    WO/2010/023502    International Application No.:    PCT/IB2008/053415
Publication Date: 04.03.2010 International Filing Date: 26.08.2008
IPC:
H03L 7/22 (2006.01), H03D 7/18 (2006.01), H04B 1/10 (2006.01), H03L 7/081 (2006.01)
Applicants: FREESCALE SEMICONDUCTOR, INC. [US/US]; 6501 William Cannon Drive West Austin, Texas 78735 (US) (For All Designated States Except US).
BEAMISH, Norman [IE/IE]; (IE) (For US Only).
KEARNEY, Niall [IE/IE]; (IE) (For US Only).
MURPHY, Aidan [IE/IE]; (IE) (For US Only)
Inventors: BEAMISH, Norman; (IE).
KEARNEY, Niall; (IE).
MURPHY, Aidan; (IE)
Priority Data:
Title (EN) SEMICONDUCTOR DEVICE, WIRELESS COMMUNICATION DEVICE AND METHOD FOR GENERATING A SYNTHESIZED FREQUENCY SIGNAL
(FR) DISPOSITIF À SEMICONDUCTEUR, DISPOSITIF DE COMMUNICATION SANS FIL ET PROCÉDÉ DE GÉNÉRATION D’UN SIGNAL DE FRÉQUENCE SYNTHÉTISÉE
Abstract: front page image
(EN)A semiconductor device (300) comprises synthesized frequency generation logic (330) arranged to receive a reference signal (325), and to provide an output frequency signal (370). The synthesized frequency generation logic (330) comprises divider logic (340) arranged to receive the reference signal (325) and to generate a divided signal (345) comprising a frequency with a period equal to N times that of the reference signal (325). The synthesized frequency generation logic (330) is further arranged to generate the synthesized frequency signal comprising a frequency with a period equal to 1/M that of the divided signal (345). The synthesized frequency generation logic (330) comprises or is operably coupled to decision logic module (375) and comprises or is operably coupled to a switching logic module (360) such that the decision logic module (375) is arranged to determine whether a near-integer spur arises in using the synthesized frequency signal, and configures the switching logic module (360) to select the synthesized frequency signal in response thereto.
(FR)Dispositif à semiconducteur (300), comprenant un circuit logique de génération de fréquence synthétisée (330) conçu pour recevoir un signal de référence (325) et pour fournir un signal de fréquence de sortie (370). Le circuit logique de génération de fréquence synthétisée (330) comprend un circuit logique diviseur (340) conçu pour recevoir le signal de référence (325) et pour générer un signal divisé (345) possédant une fréquence dont la période est égale à N fois celle du signal de référence (325). Le circuit logique de génération de fréquence synthétisée (330) est en outre conçu pour générer le signal de fréquence synthétisée possédant une fréquence dont la période est égale à 1/M celle du signal divisé (345). Le circuit logique de génération de fréquence synthétisée (330) comprend ou est relié de façon fonctionnelle à un module logique de décision (375) et comprend ou est relié de façon fonctionnelle à un module logique de commutation (360) permettant au module logique de décision (375) d’établir si l’utilisation du signal de fréquence synthétisée produit une réponse parasite quasi entière, et de configurer en conséquence le module logique de commutation (360) pour sélectionner le signal de fréquence synthétisé.
Designated States: AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BR, BW, BY, BZ, CA, CH, CN, CO, CR, CU, CZ, DE, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IS, JP, KE, KG, KM, KN, KP, KR, KZ, LA, LC, LK, LR, LS, LT, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PG, PH, PL, PT, RO, RS, RU, SC, SD, SE, SG, SK, SL, SM, ST, SV, SY, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW.
African Regional Intellectual Property Organization (BW, GH, GM, KE, LS, MW, MZ, NA, SD, SL, SZ, TZ, UG, ZM, ZW)
Eurasian Patent Organization (AM, AZ, BY, KG, KZ, MD, RU, TJ, TM)
European Patent Office (AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MT, NL, NO, PL, PT, RO, SE, SI, SK, TR)
African Intellectual Property Organization (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, ML, MR, NE, SN, TD, TG).
Publication Language: English (EN)
Filing Language: English (EN)