WIPO logo
Mobile | Deutsch | Español | Français | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Search International and National Patent Collections
World Intellectual Property Organization
Search
 
Browse
 
Translate
 
Options
 
News
 
Login
 
Help
 
Machine translation
1. (WO2009142857) A CIRCUIT FOR AND METHOD OF RECEVING VIDEO DATA
Latest bibliographic data on file with the International Bureau   

Pub. No.:    WO/2009/142857    International Application No.:    PCT/US2009/041100
Publication Date: 26.11.2009 International Filing Date: 20.04.2009
Chapter 2 Demand Filed:    27.01.2010    
IPC:
H03L 7/081 (2006.01)
Applicants: XILINX, INC. [US/US]; 2100 Logic Drive San Jose, CA 95124 (US) (For All Designated States Except US)
Inventors: FENG, Yi; (US)
Agent: GEORGE, Thomas; Xilinx, Inc. 2100 Logic Drive San Jose, CA 95124 (US)
Priority Data:
12/124,019 20.05.2008 US
Title (EN) A CIRCUIT FOR AND METHOD OF RECEVING VIDEO DATA
(FR) CIRCUIT ET PROCÉDÉ DESTINÉS À LA RÉCEPTION DE DONNÉES VIDÉO
Abstract: front page image
(EN)A circuit (302) of an integrated circuit for receiving video data having a plurality of data streams of pixel data and a pixel clock is disclosed. The circuit (302) comprises a plurality of data recovery circuits (308, 310, 312), each data recovery circuit coupled to receive a corresponding data stream of the plurality of data streams and having a phase shifter generating a clock signal used to receive the data stream, and a channel deskew circuit (304) coupled to receive the output of each data recovery circuit (308, 310, 312) and the pixel clock. A method of receiving video data is also disclosed.
(FR)Cette invention a trait à un circuit (302) qui appartient à un circuit intégré et qui est destiné à la réception de données vidéo comportant une pluralité de flux de données de pixels ainsi qu'une horloge de pixels. Ledit circuit (302) comprend une pluralité de circuits de récupération de données (308, 310, 312). Chaque circuit de récupération de données est couplé de manière à recevoir un flux de données correspondant parmi la pluralité de flux de données et possède un déphaseur qui produit un signal d'horloge servant à la réception dudit flux de données. Le circuit (302) comprend également un circuit de correction de désalignement de canal (304) qui est couplé de manière à recevoir la sortie de chaque circuit de récupération de données (308, 310, 312) ainsi que l'horloge de pixels. L'invention se rapporte aussi à un procédé destiné à la réception de données vidéo.
Designated States: AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BR, BW, BY, BZ, CA, CH, CN, CO, CR, CU, CZ, DE, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IS, JP, KE, KG, KM, KN, KP, KR, KZ, LA, LC, LK, LR, LS, LT, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PG, PH, PL, PT, RO, RS, RU, SC, SD, SE, SG, SK, SL, SM, ST, SV, SY, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW.
African Regional Intellectual Property Organization (BW, GH, GM, KE, LS, MW, MZ, NA, SD, SL, SZ, TZ, UG, ZM, ZW)
Eurasian Patent Organization (AM, AZ, BY, KG, KZ, MD, RU, TJ, TM)
European Patent Office (AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MK, MT, NL, NO, PL, PT, RO, SE, SI, SK, TR)
African Intellectual Property Organization (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, ML, MR, NE, SN, TD, TG).
Publication Language: English (EN)
Filing Language: English (EN)