WIPO logo
Mobile | Deutsch | Español | Français | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Search International and National Patent Collections
World Intellectual Property Organization
Search
 
Browse
 
Translate
 
Options
 
News
 
Login
 
Help
 
Machine translation
1. (WO2009133671) VIDEO ENCODING AND DECODING DEVICE
Latest bibliographic data on file with the International Bureau   

Pub. No.:    WO/2009/133671    International Application No.:    PCT/JP2009/001850
Publication Date: 05.11.2009 International Filing Date: 22.04.2009
IPC:
H04N 19/50 (2014.01), G06F 13/28 (2006.01), H04N 19/167 (2014.01), H04N 19/196 (2014.01), H04N 19/20 (2014.01), H04N 19/423 (2014.01), H04N 19/426 (2014.01), H04N 19/436 (2014.01), H04N 19/503 (2014.01), H04N 19/59 (2014.01), H04N 19/80 (2014.01)
Applicants: PANASONIC CORPORATION [JP/JP]; 1006, Oaza Kadoma, Kadoma-shi, Osaka 5718501 (JP) (For All Designated States Except US).
BI, Mi Michael; (For US Only).
CHUA, Tien Ping; (For US Only)
Inventors: BI, Mi Michael; .
CHUA, Tien Ping;
Agent: WASHIDA, Kimihito; 5th Floor, Shintoshicenter Bldg., 24-1, Tsurumaki 1-chome, Tama-shi, Tokyo 2060034 (JP)
Priority Data:
2008-119267 30.04.2008 JP
Title (EN) VIDEO ENCODING AND DECODING DEVICE
(FR) DISPOSITIF DE CODAGE ET DE DÉCODAGE DE VIDÉO
(JA) ビデオ符号化・復号化装置
Abstract: front page image
(EN)Provided is a video encoding and decoding device which can use limited memory resources to maximize system performance. After a direct memory access means (160) of a motion-compensation device (101) generates a DMA request after an interpolation complete was received from an interpolation means (180), and a DMA ACK was received from a memory access arbitration means (110), a video encoding and decoding device (100) receives a plurality of DMA input data in accordance with the maximum DMA burst constraint and the block buffer size constraint, and generates the block memory address for storing the reference pixel data in a variable size block buffer (170) in accordance with the decoding parameters, the calculation process level Lc, the maximum DMA burst constraint, and the block buffer size constraint.
(FR)L’invention se rapporte à un dispositif de codage et de décodage de vidéo pouvant utiliser des ressources de mémoire limitées pour optimiser la performance système. Un moyen (160) d’accès direct à la mémoire (DMA) d’un dispositif de compensation de mouvement (101) fait une demande de DMA après qu’un moyen d’interpolation (180) a envoyé une interpolation complète et après qu’un accusé de réception (ACK) de DMA a été envoyé par un moyen d’arbitrage de l’accès à la mémoire (110). Ensuite, un dispositif de codage et de décodage de vidéo (100) reçoit une pluralité de données d’entrée de DMA qui dépend de la contrainte portant sur la salve de DMA maximale et de la contrainte portant sur la taille de la mémoire tampon de bloc. Ce dispositif de codage et de décodage de vidéo (100) crée une adresse mémoire de bloc servant à stocker les données de pixel de référence dans une mémoire tampon de bloc de taille variable (170) en fonction des paramètres de décodage, du niveau du processus de calcul Lc, de la contrainte portant sur la salve de DMA maximale et de la contrainte portant sur la taille de la mémoire tampon de bloc.
(JA) 限られたメモリリソースを用いてシステムパフォーマンスを最大にすることができるビデオ符号化・復号化装置を提供すること。ビデオ符号化・復号化装置(100)は、動き補償装置(101)のダイレクトメモリアクセス手段(160)が、補間手段(180)から補間完了を受け取った後にDMA要求を生成し、メモリアクセス調停手段(110)からDMA ACKを受け取った後、最大DMAバースト制約及びブロックバッファサイズ制約に従って複数個のDMA入力データを受け取り、復号化パラメータと演算処理レベルLcと最大DMAバースト制約とブロックバッファサイズ制約とに従って、参照ピクセルデータを可変サイズブロックバッファ(170)に格納するためのブロックメモリアドレスを生成する。
Designated States: AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BR, BW, BY, BZ, CA, CH, CN, CO, CR, CU, CZ, DE, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IS, KE, KG, KM, KN, KP, KR, KZ, LA, LC, LK, LR, LS, LT, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PG, PH, PL, PT, RO, RS, RU, SC, SD, SE, SG, SK, SL, SM, ST, SV, SY, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW.
African Regional Intellectual Property Organization (BW, GH, GM, KE, LS, MW, MZ, NA, SD, SL, SZ, TZ, UG, ZM, ZW)
Eurasian Patent Organization (AM, AZ, BY, KG, KZ, MD, RU, TJ, TM)
European Patent Office (AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MK, MT, NL, NO, PL, PT, RO, SE, SI, SK, TR)
African Intellectual Property Organization (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, ML, MR, NE, SN, TD, TG).
Publication Language: Japanese (JA)
Filing Language: Japanese (JA)