WIPO logo
Mobile | Deutsch | Español | Français | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Search International and National Patent Collections
World Intellectual Property Organization
Search
 
Browse
 
Translate
 
Options
 
News
 
Login
 
Help
 
Machine translation
1. (WO2009131119) SMOKE SENSOR
Latest bibliographic data on file with the International Bureau   

Pub. No.: WO/2009/131119 International Application No.: PCT/JP2009/057922
Publication Date: 29.10.2009 International Filing Date: 21.04.2009
IPC:
G08B 17/107 (2006.01) ,G05F 1/10 (2006.01) ,H03F 3/08 (2006.01)
Applicants: FUKUI, Suguru[JP/JP]; JP (UsOnly)
HATATANI, Teruki[JP/JP]; JP (UsOnly)
PANASONIC ELECTRIC WORKS CO., LTD.[JP/JP]; 1048, Oaza-Kadoma, Kadoma-shi, Osaka 5718686, JP (AllExceptUS)
Inventors: FUKUI, Suguru; JP
HATATANI, Teruki; JP
Agent: NISHIKAWA, Yoshikiyo; Hokuto Patent Attorneys Office Umeda Square Bldg. 9F 12-17, Umeda 1-chome Kita-ku, Osaka-shi Osaka 5300001, JP
Priority Data:
2008-11459424.04.2008JP
2008-29716120.11.2008JP
2008-29733920.11.2008JP
2008-32455819.12.2008JP
2008-32455919.12.2008JP
Title (EN) SMOKE SENSOR
(FR) DÉTECTEUR DE FUMÉE
(JA) 煙感知器
Abstract: front page image
(EN) A current-voltage converting circuit (2) is provided with a first feedback circuit (5) and a correcting transistor (Q1). The first feedback circuit (5) outputs such a voltage of an output voltage (V10) as accords to the magnitude of a low-frequency component at or lower than a predetermined first cut-off frequency, and the correcting transistor (Q1) extracts a correction current (I21) according to the magnitude of the output of the first feedback circuit (5), from a sensor current (I10). The first feedback circuit (5) comprises a first integration circuit (9) and a sample-and-hold circuit (10). The first integration circuit (9) integrates the output voltage (V10) of a conversion unit (3), and the sample-and- hold circuit (10) samples and holds the output of the first integration circuit (9) for a sensing period, during which a pulsating detection signal is inputted. As a result, the means for preventing the incidence of a disturbance light on a light-receiving unit can be simplified or omitted.
(FR) Selon l'invention, un circuit de conversion courant-tension (2) comprend un premier circuit de contre-réaction (5) et un transistor de correction (Q1). Le premier circuit de contre-réaction (5) délivre une tension ayant une valeur de tension de sortie (V10) en accord avec l'amplitude d'une composante basse fréquence à ou inférieure à une première fréquence de coupure prédéterminée, et le transistor de correction (Q1) extrait un courant de correction (I21) conformément à l'amplitude de la sortie du premier circuit de contre-réaction (5), à partir d'un courant de capteur (I10). Le premier circuit de contre-réaction (5) comprend un premier circuit d'intégration (9) et un circuit échantillonneur-bloqueur (10). Le premier circuit d'intégration (9) intègre la tension de sortie (V10) d'une unité de conversion (3), et le circuit échantillonneur-bloqueur (10) échantillonne et bloque la sortie du premier circuit d'intégration (9) pendant une période de détection, durant laquelle un signal de détection pulsatoire est appliqué en entrée. En conséquence, les moyens pour empêcher l'incidence d'une lumière de perturbation sur une unité de réception de lumière peuvent être simplifiés ou omis.
(JA)  電流電圧変換回路2は、第1の帰還回路5と、補正用トランジスタQ1とを備える。第1の帰還回路5は、出力電圧V10のうち所定の第1カットオフ周波数以下の低周波成分の大きさに応じた電圧を出力し、補正用トランジスタQ1は、第1の帰還回路5の出力の大きさに応じた補正電流I21をセンサ電流I10から引き抜く。第1の帰還回路5は、第1の積分回路9と、サンプルホールド回路10とを有する。第1の積分回路9は、変換部3の出力電圧V10を積分し、サンプルホールド回路10は、パルス状の検出信号が入力されるセンシング期間において、第1の積分回路9の出力をサンプルホールドする。これにより、受光部への外乱光の入射を防止する手段を簡素化あるいは省略することができる。
Designated States: AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BR, BW, BY, BZ, CA, CH, CN, CO, CR, CU, CZ, DE, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IS, KE, KG, KM, KN, KP, KR, KZ, LA, LC, LK, LR, LS, LT, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PG, PH, PL, PT, RO, RS, RU, SC, SD, SE, SG, SK, SL, SM, ST, SV, SY, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW
African Regional Intellectual Property Organization (ARIPO) (BW, GH, GM, KE, LS, MW, MZ, NA, SD, SL, SZ, TZ, UG, ZM, ZW)
Eurasian Patent Office (AM, AZ, BY, KG, KZ, MD, RU, TJ, TM)
European Patent Office (EPO) (AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MK, MT, NL, NO, PL, PT, RO, SE, SI, SK, TR)
African Intellectual Property Organization (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, ML, MR, NE, SN, TD, TG)
Publication Language: Japanese (JA)
Filing Language: Japanese (JA)