WIPO logo
Mobile | Deutsch | Español | Français | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Search International and National Patent Collections
World Intellectual Property Organization
Search
 
Browse
 
Translate
 
Options
 
News
 
Login
 
Help
 
Machine translation
1. (WO2009128920) MICROPROCESSOR EXTENDED INSTRUCTION SET MODE
Latest bibliographic data on file with the International Bureau   

Pub. No.:    WO/2009/128920    International Application No.:    PCT/US2009/002357
Publication Date: 22.10.2009 International Filing Date: 15.04.2009
IPC:
G06F 9/46 (2006.01), G06F 12/02 (2006.01), G06F 13/38 (2006.01)
Applicants: VNS PORTFOLIO LLC [US/US]; 20400 Stevens Creek Blvd. Fifth Floor Cupertino, CA 95014 (US) (For All Designated States Except US).
MOORE, Charles, H. [US/US]; (US) (For US Only)
Inventors: MOORE, Charles, H.; (US)
Agent: HENNEMAN, Larry, E.; (US)
Priority Data:
61/124,174 15.04.2008 US
12/270,661 13.11.2008 US
Title (EN) MICROPROCESSOR EXTENDED INSTRUCTION SET MODE
(FR) MODE DE RÉGLAGE D'INSTRUCTIONS ÉLARGI POUR MICROPROCESSEUR
Abstract: front page image
(EN)Disclosed is a system and method of adding functionality to a microprocessor, especially a RISC machine having a plurality of cores, with minimal changes in circuitry and while maintaining legacy features. An enhancement to the microprocessor involves modifying a program counter register (P-register). This invention increases the number of bits in the P-register from 9 to 10. A tenth bit signals an extended instruction mode. When the tenth bit is not set, microprocessor instructions perform legacy functions. When the tenth bit is set, the extended instruction mode is active and instructions perform different or enhanced functions.
(FR)Système et procédé d'ajout d'une fonctionnalité à un microprocesseur, en particulier à une machine RISC dotée d'une pluralité de noyaux, ceci pour des changements minimes dans les circuits et avec maintien des caractéristiques d'origine. Une amélioration apportée au microprocesseur consiste à modifier le registre de comptage du programme (registre P). Avec cette invention, le nombre de bits dans le registre P passe de 9 à 10. Le dixième bit signale un mode d'instruction élargi. Lorsque le dixième bit n'est pas déterminé, les instructions du microprocesseur permettent d'exécuter des fonctions d'origine. Lorsque le dixième bit est déterminé, le mode d'instructions élargi permet d'exécuter des fonctions différentes ou élargies.
Designated States: AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BR, BW, BY, BZ, CA, CH, CN, CO, CR, CU, CZ, DE, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IS, JP, KE, KG, KM, KN, KP, KR, KZ, LA, LC, LK, LR, LS, LT, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PG, PH, PL, PT, RO, RS, RU, SC, SD, SE, SG, SK, SL, SM, ST, SV, SY, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW.
African Regional Intellectual Property Organization (BW, GH, GM, KE, LS, MW, MZ, NA, SD, SL, SZ, TZ, UG, ZM, ZW)
Eurasian Patent Organization (AM, AZ, BY, KG, KZ, MD, RU, TJ, TM)
European Patent Office (AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MK, MT, NL, NO, PL, PT, RO, SE, SI, SK, TR)
African Intellectual Property Organization (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, ML, MR, NE, SN, TD, TG).
Publication Language: English (EN)
Filing Language: English (EN)