WIPO logo
Mobile | Deutsch | Español | Français | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Search International and National Patent Collections
World Intellectual Property Organization
Search
 
Browse
 
Translate
 
Options
 
News
 
Login
 
Help
 
Machine translation
1. (WO2009127915) PLL SYSTEM AND METHOD FOR CONTROLLING A GAIN OF A VCO CIRCUIT
Latest bibliographic data on file with the International Bureau   

Pub. No.: WO/2009/127915 International Application No.: PCT/IB2008/053136
Publication Date: 22.10.2009 International Filing Date: 18.04.2008
IPC:
H03L 7/099 (2006.01)
Applicants: BEAULATON, Hugues[FR/FR]; FR (UsOnly)
CASSAGNES, Thierry[FR/FR]; FR (UsOnly)
COLOMINES, Stéphane[FR/FR]; FR (UsOnly)
SALLE, Didier[FR/FR]; FR (UsOnly)
FREESCALE SEMICONDUCTOR, INC.[US/US]; 6501 William Cannon Drive West Austin, Texas 78735, US (AllExceptUS)
Inventors: BEAULATON, Hugues; FR
CASSAGNES, Thierry; FR
COLOMINES, Stéphane; FR
SALLE, Didier; FR
Priority Data:
Title (EN) PLL SYSTEM AND METHOD FOR CONTROLLING A GAIN OF A VCO CIRCUIT
(FR) SYSTÈME DE BOUCLE À VERROUILLAGE DE PHASE ET PROCÉDÉ DE COMMANDE D'UN GAIN D'UN CIRCUIT D'OSCILLATEUR COMMANDÉ EN TENSION
Abstract: front page image
(EN) A phase locked loop (PLL) system, comprises: a voltage controlled oscillator (VCO) circuit (308), comprising a first plurality of switchable varactors (604) for selecting a frequency band of the VCO, that has a gain that changes with frequency band, and a second plurality (606) of switchable varactors for varying the gain in the selected band. The PLL system has a PLL feedback circuit (324) comprising a switching device (302) for switching the feedback circuit (324) to an open loop state wherein a plurality of predefined tuning voltages (320) can be applied to the VCO; a frequency measurement device (304) for measuring the synthesized VCO frequency (310); and a control unit (306) operable to determine the gain with respect to the synthesized frequency (310) and the tuning voltages (320).
(FR) L'invention porte sur un système de boucle à verrouillage de phase (PLL) comprenant : un circuit d'oscillateur commandé en tension (VCO) (308) comprenant une première pluralité de varactors commutables (604) pour sélectionner une bande de fréquence du VCO, qui a un gain se modifiant avec la bande de fréquence, et une seconde pluralité (606) de varactors commutables pour faire varier le gain dans la bande sélectionnée. Le système de PLL comporte un circuit de rétroaction de PLL (324) comprenant un dispositif de commutation (302) pour commuter le circuit de rétroaction (324) vers un état en boucle ouverte dans lequel une pluralité de tensions de syntonisation prédéfinies (320) peuvent être appliquées au VCO; un dispositif de mesure de fréquence (304) pour mesurer la fréquence de VCO synthétisée (310); et une unité de commande (306) actionnable pour déterminer le gain par rapport à la fréquence synthétisée (310) et aux tensions de syntonisation (320).
Designated States: AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BR, BW, BY, BZ, CA, CH, CN, CO, CR, CU, CZ, DE, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IS, JP, KE, KG, KM, KN, KP, KR, KZ, LA, LC, LK, LR, LS, LT, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PG, PH, PL, PT, RO, RS, RU, SC, SD, SE, SG, SK, SL, SM, SV, SY, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW
African Regional Intellectual Property Organization (ARIPO) (BW, GH, GM, KE, LS, MW, MZ, NA, SD, SL, SZ, TZ, UG, ZM, ZW)
Eurasian Patent Office (AM, AZ, BY, KG, KZ, MD, RU, TJ, TM)
European Patent Office (EPO) (AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MT, NL, NO, PL, PT, RO, SE, SI, SK, TR)
African Intellectual Property Organization (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, ML, MR, NE, SN, TD, TG)
Publication Language: English (EN)
Filing Language: English (EN)