WIPO logo
Mobile | Deutsch | Español | Français | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Search International and National Patent Collections
World Intellectual Property Organization
Search
 
Browse
 
Translate
 
Options
 
News
 
Login
 
Help
 
Machine translation
1. (WO2009125257) MICROPROCESSOR HAVING A LOW-POWER MODE AND A NON-LOW POWER MODE, DATA PROCESSING SYSTEM AND COMPUTER PROGRAM PRODUCT.
Latest bibliographic data on file with the International Bureau   

Pub. No.:    WO/2009/125257    International Application No.:    PCT/IB2008/053126
Publication Date: 15.10.2009 International Filing Date: 11.04.2008
IPC:
G06F 1/32 (2006.01)
Applicants: FREESCALE SEMICONDUCTOR, INC. [US/US]; 6501 William Cannon Drive West Austin, Texas 78735 (US) (For All Designated States Except US).
RANCUREL, Vianney [FR/FR]; (FR) (For US Only).
BUFFERNE, Vincent [FR/FR]; (FR) (For US Only).
MEUNIER, Gregory [FR/FR]; (FR) (For US Only)
Inventors: RANCUREL, Vianney; (FR).
BUFFERNE, Vincent; (FR).
MEUNIER, Gregory; (FR)
Priority Data:
Title (EN) MICROPROCESSOR HAVING A LOW-POWER MODE AND A NON-LOW POWER MODE, DATA PROCESSING SYSTEM AND COMPUTER PROGRAM PRODUCT.
(FR) MICROPROCESSEUR AYANT UN MODE DE PUISSANCE FAIBLE ET UN MODE DE PUISSANCE NON FAIBLE, SYSTÈME DE TRAITEMENT DE DONNÉES ET PRODUIT DE PROGRAMME D'ORDINATEUR
Abstract: front page image
(EN)A microprocessor (1 ) has a low-power mode and a non-low power mode. The microprocessor (1 ) includes a processor core (10) for executing instructions provided to the microprocessor (1 ) and a clock (20) providing a clock signal, which in the non-low power mode has a first frequency and in the low power mode has a second frequency lower than the first frequency. A hardware timer (30) is present, for scheduling an execution of an event by the microprocessor (1 ) at a future point in time. The hardware timer is connected to the clock for determining a period of time between a current point in time and a point in time the event based on a number of clock cycles of the clock signal. A timer controller (40) can determine, when the data processing system switches from the low power mode to the non-low power mode, a number of clock cycles of a clock signal with the first frequency that corresponds to a low-power mode period during which the microprocessor (1 ) has been in the low power mode and adjusting the hardware timer based on the determined number.
(FR)L'invention porte sur un microprocesseur (1) qui a un mode de puissance faible et un mode de puissance non faible. Le microprocesseur (1) comprend un cœur de processeur (10) pour exécuter des instructions fournies au microprocesseur (1) et une horloge (20) fournissant un signal d'horloge, qui, dans le mode de puissance non faible, a une première fréquence et dans le mode de puissance faible, a une seconde fréquence inférieure à la première fréquence. Un temporisateur matériel (30) est présent, pour programmer une exécution d'un évènement par le microprocesseur (1) à un instant futur. Le temporisateur matériel est connecté à l'horloge pour déterminer une période de temps entre un instant actuel et un instant de l'évènement sur la base d'un nombre de cycles d'horloge du signal d'horloge. Un dispositif de commande de temporisateur (40) peut déterminer, lorsque le système de traitement de données commute du mode de puissance faible au mode de puissance non faible, un nombre de cycles d'horloge d'un signal d'horloge à la première fréquence qui correspond à une période de mode de fréquence faible durant laquelle le microprocesseur (1) a été dans le mode de puissance faible et ajuster le temporisateur matériel sur la base du nombre déterminé.
Designated States: AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BR, BW, BY, BZ, CA, CH, CN, CO, CR, CU, CZ, DE, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IS, JP, KE, KG, KM, KN, KP, KR, KZ, LA, LC, LK, LR, LS, LT, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PG, PH, PL, PT, RO, RS, RU, SC, SD, SE, SG, SK, SL, SM, SV, SY, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW.
African Regional Intellectual Property Organization (BW, GH, GM, KE, LS, MW, MZ, NA, SD, SL, SZ, TZ, UG, ZM, ZW)
Eurasian Patent Organization (AM, AZ, BY, KG, KZ, MD, RU, TJ, TM)
European Patent Office (AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MT, NL, NO, PL, PT, RO, SE, SI, SK, TR)
African Intellectual Property Organization (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, ML, MR, NE, SN, TD, TG).
Publication Language: English (EN)
Filing Language: English (EN)