WIPO logo
Mobile | Deutsch | Español | Français | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Search International and National Patent Collections
World Intellectual Property Organization
Search
 
Browse
 
Translate
 
Options
 
News
 
Login
 
Help
 
Machine translation
1. (WO2009067363) DUAL SENSITIVITY IMAGE SENSOR
Latest bibliographic data on file with the International Bureau   

Pub. No.:    WO/2009/067363    International Application No.:    PCT/US2008/083198
Publication Date: 28.05.2009 International Filing Date: 12.11.2008
IPC:
H04N 3/14 (2006.01)
Applicants: ALTASENS, INC. [US/US]; 4373 Park Terrace Drive Westlake Village, CA 91361 (US) (For All Designated States Except US).
KOZLOWSKI, Lester [US/US]; (US) (For US Only)
Inventors: KOZLOWSKI, Lester; (US)
Agent: JOHNSON, Doyle, B.; Reed Smith LLP, Two Embarcadero Center, Suite 2000, San Francisco, CA 94111 (US)
Priority Data:
11/986,238 20.11.2007 US
Title (EN) DUAL SENSITIVITY IMAGE SENSOR
(FR) CAPTEUR D'IMAGE À DOUBLE SENSIBILITÉ
Abstract: front page image
(EN)A dual sensitivity image sensor provides a standard mode and a high- sensitivity mode of operation via iSoC integration. In addition to boosting sensitivity, the high sensitivity mode also reduces temporal noise thereby optimally boosting the Signal-to-Noise Ratio (SNR) of the image sensor. The circuit does not significantly increase pixel complexity and requires minimal changes to the support circuits in the iSoC including the addition of support and control circuitry to facilitate seamless mode change.
(FR)La présente invention porte sur un capteur d'image à double sensibilité qui propose un mode standard et un mode de fonctionnement à sensibilité élevée par l'intermédiaire d'une intégration iSoC. En plus d'accroître la sensibilité, le mode à sensibilité élevée réduit également le bruit temporel, augmentant, de ce fait, de manière optimale le rapport signal sur bruit (S/B) du capteur d'image. Le circuit n'augmente pas de manière significative la complexité des pixels et requiert des changements minimes, pour les circuits de support dans l'iSoC, comprenant l'ajout d'un système de circuits de support et de commande pour faciliter un changement de mode sans interruption.
Designated States: AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BR, BW, BY, BZ, CA, CH, CN, CO, CR, CU, CZ, DE, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IS, JP, KE, KG, KM, KN, KP, KR, KZ, LA, LC, LK, LR, LS, LT, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PG, PH, PL, PT, RO, RS, RU, SC, SD, SE, SG, SK, SL, SM, ST, SV, SY, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW.
African Regional Intellectual Property Organization (BW, GH, GM, KE, LS, MW, MZ, NA, SD, SL, SZ, TZ, UG, ZM, ZW)
Eurasian Patent Organization (AM, AZ, BY, KG, KZ, MD, RU, TJ, TM)
European Patent Office (AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MT, NL, NO, PL, PT, RO, SE, SI, SK, TR)
African Intellectual Property Organization (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, ML, MR, NE, SN, TD, TG).
Publication Language: English (EN)
Filing Language: English (EN)