WIPO logo
Mobile | Deutsch | Español | Français | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Search International and National Patent Collections
World Intellectual Property Organization
Search
 
Browse
 
Translate
 
Options
 
News
 
Login
 
Help
 
Machine translation
1. (WO2009062953) JITTER COMPENSATION
Latest bibliographic data on file with the International Bureau   

Pub. No.:    WO/2009/062953    International Application No.:    PCT/EP2008/065381
Publication Date: 22.05.2009 International Filing Date: 12.11.2008
IPC:
H03D 7/00 (2006.01), H03M 1/08 (2006.01), H04B 1/12 (2006.01)
Applicants: ST-ERICSSON SA [CH/CH]; Chemin du Champ-des-Filles 39 CH-1228 Plan-les-Ouates (CH) (For All Designated States Except US).
BREEMS, Lucien [NL/NL]; (NL) (For US Only).
RUTTEN, Robert [NL/NL]; (NL) (For US Only).
VAN VELDHOVEN, Robert Henrikus Margaretha [NL/NL]; (NL) (For US Only)
Inventors: BREEMS, Lucien; (NL).
RUTTEN, Robert; (NL).
VAN VELDHOVEN, Robert Henrikus Margaretha; (NL)
Agent: BIRD GOËN & CO; Bird William E. Neuer Zollhof 2 40221 Düsseldorf (DE)
Priority Data:
07120838.3 16.11.2007 EP
Title (EN) JITTER COMPENSATION
(FR) COMPENSATION DE GIGUE
Abstract: front page image
(EN)The present invention relates to a circuit and a method for jitter compensation in a receiver system and for improving the SNR and/or the BER performance. The circuit for jitter compensation comprises: a combiner block (600) for combining a reference signal with an input signal (Sin) of said circuit (700, 900, 1000); a converter stage (605) for converting said input signal (Sin) together with said reference signal, said converter stage (605) being clocked by a clock signal modulated by a jitter signal; a forward path (631) having a first mixer unit (610) for multiplying a copy of an output signal (A) of said converter stage (605) with the frequency of said reference signal for generating a jitter compensating signal (B); and a compensation unit (608) for compensating jitter in said output signal (A) of said converter stage (605) in a direct output path (632) with said jitter compensating signal (B).
(FR)La présente invention concerne un circuit et un procédé permettant de compenser la gigue dans un système récepteur et d'améliorer les performances SNR et/ou BER. Le circuit de compensation de gigue comprend : un bloc de combinaison (600) destiné à combiner un signal de référence à un signal d'entrée (Sin) du circuit (700, 900, 1000); un étage de convertisseur (605) servant à convertir le signal d'entrée (Sin) avec le signal de référence, cet étage (605) étant minuté par un signal d'horloge modulé par un signal de gigue; un trajet avant (631) ayant une première unité de mixeur (610) destinée à multiplier une copie d'un signal de sortie (A) de l'étage de convertisseur (605) avec la fréquence dudit signal de référence en vue de générer un signal de compensation de gigue (B); et une unité de compensation (608) permettant de compenser la gigue dans le signal de sortie (A) de l'étage de convertisseur (605) dans un chemin de sortie direct (632) avec le signal de compensation de gigue (B).
Designated States: AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BR, BW, BY, BZ, CA, CH, CN, CO, CR, CU, CZ, DE, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IS, JP, KE, KG, KM, KN, KP, KR, KZ, LA, LC, LK, LR, LS, LT, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PG, PH, PL, PT, RO, RS, RU, SC, SD, SE, SG, SK, SL, SM, ST, SV, SY, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW.
African Regional Intellectual Property Organization (BW, GH, GM, KE, LS, MW, MZ, NA, SD, SL, SZ, TZ, UG, ZM, ZW)
Eurasian Patent Organization (AM, AZ, BY, KG, KZ, MD, RU, TJ, TM)
European Patent Office (AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MT, NL, NO, PL, PT, RO, SE, SI, SK, TR)
African Intellectual Property Organization (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, ML, MR, NE, SN, TD, TG).
Publication Language: English (EN)
Filing Language: English (EN)