WIPO logo
Mobile | Deutsch | Español | Français | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Search International and National Patent Collections
World Intellectual Property Organization
Search
 
Browse
 
Translate
 
Options
 
News
 
Login
 
Help
 
Machine translation
1. (WO2009060185) INTERLEAVING OR DE-INTERLEAVING A STREAM OF DATA RECEIVED IN SUCCESSIVE FRAMES
Latest bibliographic data on file with the International Bureau   

Pub. No.:    WO/2009/060185    International Application No.:    PCT/GB2008/003726
Publication Date: 14.05.2009 International Filing Date: 05.11.2008
IPC:
H03M 13/27 (2006.01)
Applicants: BRITISH BROADCASTING CORPORATION [GB/GB]; Broadcasting House, London WC1X 8PL (GB) (For All Designated States Except US).
NOKES, Christopher, Ryan [GB/GB]; (GB) (For US Only)
Inventors: NOKES, Christopher, Ryan; (GB)
Agent: LOVELESS, Ian, Mark; Reddie & Grose, 16 Theobalds Road, London WC1X 8PL (GB)
Priority Data:
0721853.0 07.11.2007 GB
Title (EN) INTERLEAVING OR DE-INTERLEAVING A STREAM OF DATA RECEIVED IN SUCCESSIVE FRAMES
(FR) ENTRELACEMENT ET DÉSENTRELACEMENT D'UN FLUX DE DONNÉES REÇU DANS DES TRAMES SUCCESSIVES
Abstract: front page image
(EN)A block interleaver or de-interleaver for interleaving or de-interleaving a stream of data symbols received in successive frames has a memory (12; 22) with M serially-numbered logical memory locations 0 to M - 1. For a first frame the address generator (14; 24) for the memory generates the addresses of memory locations in accordance with the numbered sequence of memory locations. For each subsequent frame the address generator addresses memory locations which correspond to memory locations addressed in the previous frame that are an integer number n of memory locations apart, with n > 1. Each time the address generator reaches the end of the serially-numbered locations it restarts at the beginning, subject to an increment such that all the memory locations are addressed in each frame. Each memory location read from is then written to with the next input data symbol. In this way the amount of memory required is reduced. The address generator is adapted to generate addresses for successive frames that are of variable length by skipping unused memory locations. The de-interleaver is particularly suitable for use in a DVB-T2 receiver.
(FR)L'invention porte sur un dispositif d'entrelacement ou un dispositif de désentrelacement de bloc pour entrelacer ou désentrelacer un flux de symboles de données reçu dans des trames successives, qui a une mémoire (12; 22) avec M emplacements de mémoire logique numérotés en série de 0 à M - 1. Pour une première trame, le générateur d'adresse (14; 24) pour la mémoire génère les adresses des emplacements de mémoire conformément à la séquence numérotée d'emplacements de mémoire. Pour chaque trame ultérieure, le générateur d'adresse génère des adresses d'emplacements de mémoire qui correspondent à des emplacements de mémoire adressés dans la trame précédente qui sont espacés d'un nombre entier n d'emplacements de mémoire, avec n > 1. Chaque fois que le générateur d'adresse atteint l'extrémité des emplacements numérotés en série, il redémarre au début, sous réserve d'un incrément tel que tous les emplacements de mémoire sont adressés dans chaque trame. Chaque emplacement de mémoire lu est ensuite écrit avec le symbole de données d'entrée suivant. De cette façon, la quantité de mémoire requise est réduite. Le générateur d'adresse est apte à générer des adresses pour des trames successives qui sont d'une longueur variable par saut des emplacements de mémoire non utilisés. Le dispositif de désentrelacement est particulièrement approprié pour une utilisation dans un récepteur DVB-T2.
Designated States: AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BR, BW, BY, BZ, CA, CH, CN, CO, CR, CU, CZ, DE, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IS, JP, KE, KG, KM, KN, KP, KR, KZ, LA, LC, LK, LR, LS, LT, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PG, PH, PL, PT, RO, RS, RU, SC, SD, SE, SG, SK, SL, SM, ST, SV, SY, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW.
African Regional Intellectual Property Organization (BW, GH, GM, KE, LS, MW, MZ, NA, SD, SL, SZ, TZ, UG, ZM, ZW)
Eurasian Patent Organization (AM, AZ, BY, KG, KZ, MD, RU, TJ, TM)
European Patent Office (AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MT, NL, NO, PL, PT, RO, SE, SI, SK, TR)
African Intellectual Property Organization (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, ML, MR, NE, SN, TD, TG).
Publication Language: English (EN)
Filing Language: English (EN)