WIPO logo
Mobile | Deutsch | Español | Français | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Search International and National Patent Collections
World Intellectual Property Organization
Search
 
Browse
 
Translate
 
Options
 
News
 
Login
 
Help
 
Machine translation
1. (WO2009059185) DIFFERENTIAL AMPLIFIER SYSTEM
Latest bibliographic data on file with the International Bureau   

Pub. No.:    WO/2009/059185    International Application No.:    PCT/US2008/082060
Publication Date: 07.05.2009 International Filing Date: 31.10.2008
IPC:
H03F 3/45 (2006.01), H03F 3/68 (2006.01)
Applicants: TEXAS INSTRUMENTS INCORPORATED [US/US]; P.O. Box 655474, Mail Station 3999, Dallas, TX 75265-5474 (US) (For All Designated States Except US).
FOREJT, Brett [US/US]; (US) (For US Only)
Inventors: FOREJT, Brett; (US)
Agent: FRANZ, Warren, L.; Texas Instruments Incorporated, Deputy General Patent Counsel, P.o. Box 655474, Ms 3999, Dallas, TX 75265-5474 (US)
Priority Data:
12/259,024 27.10.2008 US
60/984,256 31.10.2007 US
Title (EN) DIFFERENTIAL AMPLIFIER SYSTEM
(FR) SYSTEME D'AMPLIFICATEUR DIFFERENTIEL
Abstract: front page image
(EN)One embodiment of the invention includes a differential amplifier circuit (10). A first input stage (16) generates first and second control voltages in response to a differential input signal. A second input stage (18) generates third and fourth control voltages in response to the differential input signal. The first and second control voltages can be inversely proportional and the third and fourth control voltages can be inversely proportional. The circuit also includes a first output stage (20) that is configured to set a magnitude of a first output voltage of a differential output signal at a first output node in response to the first and second control voltages. The circuit further includes a second output stage (22) that is configured to set a magnitude of a second output voltage of the differential output signal at a second output node in response to the third and fourth control voltages.
(FR)L'invention, selon l'un de ses modes de réalisation, inclut un circuit amplificateur différentiel (10). Un premier étage d'entrée (16) génère des première et seconde tensions de commande en réponse à un signal d'entrée différentiel. Un second étage d'entrée (18) génère des troisième et quatrième tensions de commande en réponse au signal d'entrée différentiel. Les première et seconde tensions de commande peuvent être inversement proportionnelles et les troisième et quatrième tensions de commande peuvent être inversement proportionnelles. Le circuit inclut également un premier étage de sortie (20) qui est configuré pour régler l'amplitude de la première tension de sortie d'un signal de sortie différentiel à un premier nœud de sortie en réponse aux première et seconde tensions de commande. Le circuit inclut en outre un second étage de sortie (22) qui est configuré pour régler l'amplitude d'une seconde tension de sortie du signal de sortie différentiel à un second nœud de sortie en réponse aux troisième et quatrième tensions de commande.
Designated States: AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BR, BW, BY, BZ, CA, CH, CN, CO, CR, CU, CZ, DE, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IS, JP, KE, KG, KM, KN, KP, KR, KZ, LA, LC, LK, LR, LS, LT, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PG, PH, PL, PT, RO, RS, RU, SC, SD, SE, SG, SK, SL, SM, ST, SV, SY, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW.
African Regional Intellectual Property Organization (BW, GH, GM, KE, LS, MW, MZ, NA, SD, SL, SZ, TZ, UG, ZM, ZW)
Eurasian Patent Organization (AM, AZ, BY, KG, KZ, MD, RU, TJ, TM)
European Patent Office (AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MT, NL, NO, PL, PT, RO, SE, SI, SK, TR)
African Intellectual Property Organization (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, ML, MR, NE, SN, TD, TG).
Publication Language: English (EN)
Filing Language: English (EN)