WIPO logo
Mobile | Deutsch | Español | Français | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Search International and National Patent Collections
World Intellectual Property Organization
Search
 
Browse
 
Translate
 
Options
 
News
 
Login
 
Help
 
Machine translation
1. (WO2009056783) APPARATUS AND METHOD FOR PERFORMING MAGNITUDE DETECTION FOR ARITHMETIC OPERATIONS
Latest bibliographic data on file with the International Bureau   

Pub. No.:    WO/2009/056783    International Application No.:    PCT/GB2008/002974
Publication Date: 07.05.2009 International Filing Date: 02.09.2008
Chapter 2 Demand Filed:    24.08.2009    
IPC:
G06F 9/302 (2006.01)
Applicants: ARM LIMITED [GB/GB]; 110 Fulbourn Road Cherry Hinton Cambridge CB1 9NJ (GB) (For All Designated States Except US)
Inventors: KERSHAW, Daniel; (GB).
WILDER, Mladen; (GB).
SYMES, Dominic, Hugo; (GB)
Agent: KESTON, Susan, Elizabeth; D YOUNG & CO LLP 120 Holborn London EC1N 2DY (GB)
Priority Data:
0721323.4 30.10.2007 GB
Title (EN) APPARATUS AND METHOD FOR PERFORMING MAGNITUDE DETECTION FOR ARITHMETIC OPERATIONS
(FR) APPAREIL ET PROCÉDÉ PERMETTANT D'EFFECTUER UNE DÉTECTION D'AMPLITUDE POUR DES OPÉRATIONS ARITHMÉTIQUES
Abstract: front page image
(EN)An apparatus and method is provided comprising processing circuitry, one or more registers and control circuitry. The control circuitry is configured such that it is responsive to a combined magnitude-detecting arithmetic instruction to control the processing circuitry to perform an arithmetic operation on at least one data element and further to perform a magnitude-detecting operation. The magnitude-detecting operation calculates a magnitude-indicating result providing an indication of a position of a most-significant bit of a magnitude of a result of the arithmetic operation irrespective of whether the most-significant bit position exceeds the data element width of the at least one data element.
(FR)L'invention porte sur un appareil et sur un procédé comprenant des éléments de circuit de traitement, un ou plusieurs registres et des éléments de circuit de commande. Les éléments de circuit de commande sont configurés de telle sorte qu'ils sont sensibles à une instruction arithmétique détectant une amplitude combinée pour commander les éléments de circuit de traitement pour effectuer une opération arithmétique sur au moins un élément de données et en outre pour effectuer une opération de détection d'amplitude. L'opération de détection d'amplitude calcule un résultat indiquant une amplitude donnant une indication d'une position d'un bit le plus significatif d'une amplitude d'un résultat de l'opération arithmétique indépendamment du fait que la position de bit le plus significatif dépasse, ou non, la largeur d'élément de données du ou des éléments de données.
Designated States: AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BR, BW, BY, BZ, CA, CH, CN, CO, CR, CU, CZ, DE, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IS, JP, KE, KG, KM, KN, KP, KR, KZ, LA, LC, LK, LR, LS, LT, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PG, PH, PL, PT, RO, RS, RU, SC, SD, SE, SG, SK, SL, SM, ST, SV, SY, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW.
African Regional Intellectual Property Organization (BW, GH, GM, KE, LS, MW, MZ, NA, SD, SL, SZ, TZ, UG, ZM, ZW)
Eurasian Patent Organization (AM, AZ, BY, KG, KZ, MD, RU, TJ, TM)
European Patent Office (AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MT, NL, NO, PL, PT, RO, SE, SI, SK, TR)
African Intellectual Property Organization (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, ML, MR, NE, SN, TD, TG).
Publication Language: English (EN)
Filing Language: English (EN)