WIPO logo
Mobile | Deutsch | Español | Français | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Search International and National Patent Collections
World Intellectual Property Organization
Search
 
Browse
 
Translate
 
Options
 
News
 
Login
 
Help
 
Machine translation
1. (WO2008102453) ANALOG SIGNAL PROCESSING DEVICE
Latest bibliographic data on file with the International Bureau   

Pub. No.:    WO/2008/102453    International Application No.:    PCT/JP2007/053325
Publication Date: 28.08.2008 International Filing Date: 22.02.2007
IPC:
H03M 1/36 (2006.01), H03M 1/10 (2006.01)
Applicants: FUJITSU LIMITED [JP/JP]; 1-1, Kamikodanaka 4-chome, Nakahara-ku, Kawasaki-shi, Kanagawa 2118588 (JP) (For All Designated States Except US).
TSUKAMOTO, Sanroku [JP/JP]; (JP) (For US Only)
Inventors: TSUKAMOTO, Sanroku; (JP)
Agent: KOKUBUN, Takayoshi; 5th Floor, NBF Ikebukuro City Building, 17-8, Higashi-Ikebukuro 1-chome, Toshima-ku, Tokyo 1700013 (JP)
Priority Data:
Title (EN) ANALOG SIGNAL PROCESSING DEVICE
(FR) DISPOSITIF DE TRAITEMENT DE SIGNAUX ANALOGIQUES
(JA) アナログ信号処理装置
Abstract: front page image
(EN)An analog signal processing device is provided with an operation unit for carrying out operation processing of a plurality of comparison standard voltages and an analog input signal, a comparison unit which has at least one judging point or more for the comparison standard voltages and to which an output from the operation unit is input, and a connection unit that controls a connection between the operation unit and the comparison unit. The operation unit includes a plurality of first correctable signal processing units, the number of which is more than that necessary for the comparison standard voltages. When one first signal processing unit is in the correctable operation, the operation unit having a non-operating first signal processing unit is connected with the comparison unit, so that errors caused by interpolation on background are corrected while the number of elements are suppressed by the interpolation, small size elements are made usable by correcting an influence due to dispersion of the elements, and a device with a higher precision and a higher speed can be realized.
(FR)L'invention concerne un dispositif de traitement de signaux analogiques, comprenant une unité de commande destinée au traitement d'une pluralité de tensions de référence et d'un signal d'entrée analogique, une unité de comparaison reliée à l'unité de commande et utilisant au moins un critère de jugement pour les tensions de référence, ainsi qu'une unité de connexion contrôlant la connexion entre l'unité de commande et l'unité de comparaison. L'unité de commande comprend une pluralité de premières unités de traitement de signaux corrigibles dont le nombre est supérieur à celui nécessaire pour les tensions de référence. Lorsqu'une des premières unités de traitement de signaux est en mode corrigible, l'unité de commande comportant une première unité de traitement des signaux non opérationnelle est connectée à l'unité de comparaison, de sorte que les erreurs d'interpolation d'arrière-plan soient corrigées au fur et à mesure les éléments sont supprimés par l'interpolation, les éléments de petite taille étant rendus utilisables par correction d'une influence due à la dispersion des éléments, un dispositif plus précis et plus rapide pouvant ainsi être obtenu.
(JA) 複数の比較基準電圧とアナログ入力信号を演算処理する演算部と、比較基準電圧に対して少なくとも1つ以上多くの判定点を持ち、演算部の出力が入力される比較部と、演算部と比較部との接続を制御する接続部とを備え、演算部は、補正可能な複数の第1の信号処理部を有し、複数の比較基準電圧に対する必要数よりも多く設けられ、ある第1の信号処理部が補正動作中に、補正動作中にない第1の信号処理部を有する演算部と比較部とを接続するようにして、補間により素子数を抑制しながらもバックグラウンドで補間により発生する誤差を補正し、かつ素子ばらつきの影響を補正することで小サイズ素子の使用を可能にし、高精度化及び高速化を実現できるようにする。
Designated States: AE, AG, AL, AM, AT, AU, AZ, BA, BB, BG, BR, BW, BY, BZ, CA, CH, CN, CO, CR, CU, CZ, DE, DK, DM, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IS, JP, KE, KG, KM, KN, KP, KR, KZ, LA, LC, LK, LR, LS, LT, LU, LV, LY, MA, MD, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PG, PH, PL, PT, RO, RS, RU, SC, SD, SE, SG, SK, SL, SM, SV, SY, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW.
African Regional Intellectual Property Organization (BW, GH, GM, KE, LS, MW, MZ, NA, SD, SL, SZ, TZ, UG, ZM, ZW)
Eurasian Patent Organization (AM, AZ, BY, KG, KZ, MD, RU, TJ, TM)
European Patent Office (AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HU, IE, IS, IT, LT, LU, LV, MC, NL, PL, PT, RO, SE, SI, SK, TR)
African Intellectual Property Organization (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, ML, MR, NE, SN, TD, TG).
Publication Language: Japanese (JA)
Filing Language: Japanese (JA)