WIPO logo
Mobile | Deutsch | Español | Français | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Search International and National Patent Collections
World Intellectual Property Organization
Search
 
Browse
 
Translate
 
Options
 
News
 
Login
 
Help
 
Machine translation
1. (WO2008099545) MULTICHANNEL RADIO SIGNAL PROCESSING INTEGRATED CIRCUIT
Latest bibliographic data on file with the International Bureau   

Pub. No.:    WO/2008/099545    International Application No.:    PCT/JP2007/072453
Publication Date: 21.08.2008 International Filing Date: 20.11.2007
IPC:
H04B 1/10 (2006.01), H04N 5/44 (2011.01)
Applicants: PANASONIC CORPORATION [JP/JP]; 1006, Oaza Kadoma, Kadoma-shi, Osaka 5718501 (JP) (For All Designated States Except US).
HIJIKATA, Katsumasa; (For US Only).
HAYASHI, Joji; (For US Only)
Inventors: HIJIKATA, Katsumasa; .
HAYASHI, Joji;
Agent: MAEDA, Hiroshi; Osaka-Marubeni Bldg., 5-7, Hommachi 2-chome, Chuo-ku, Osaka-shi, Osaka 5410053 (JP)
Priority Data:
2007-036303 16.02.2007 JP
Title (EN) MULTICHANNEL RADIO SIGNAL PROCESSING INTEGRATED CIRCUIT
(FR) CIRCUIT INTÉGRÉ DE TRAITEMENT DE SIGNAL RADIO MULTICANAUX
(JA) 多チャンネル無線信号処理集積回路
Abstract: front page image
(EN)A multichannel radio signal processing integrated circuit (10A) comprises an analog signal processing section (101) for generating a local signal on the basis of a reference clock signal supplied from an outside source and selecting a desired channel from a multichannel radio signal by using the local signal, a digital signal processing section (102) for performing the digital demodulation of a signal of the channel selected by the analog signal processing section (101), an operation clock generating section (103) for generating an operation clock signal of the digital signal processing section (102) on the basis of the reference clock signal, and a control unit (104) for specifying the frequency of the operation clock signal which is to be generated in response to the channel selected by the analog signal processing section (101) with respect to the operation clock generating section (103).
(FR)Un circuit (10A) intégré de traitement de signal radio multicanaux comprend une section (101) de traitement de signal analogique pour générer un signal local sur la base d'un signal d'horloge de référence fourni à partir d'une source extérieure et sélectionner un canal désiré à partir d'un signal radio multicanaux à l'aide du signal local, une section (102) de traitement de signal numérique pour effectuer la démodulation numérique d'un signal du canal sélectionné par la section (101) de traitement de signal analogique, une section (103) de génération d'horloge de fonctionnement pour générer un signal d'horloge de fonctionnement de la section (102) de traitement de signal numérique sur la base du signal d'horloge de référence, et une unité de commande (104) pour spécifier la fréquence du signal d'horloge de fonctionnement qui doit être générée en réponse au canal sélectionné par la section (101) de traitement de signal analogique par rapport à la section (103) de génération d'horloge de fonctionnement.
(JA) 多チャンネル無線信号処理集積回路(10A)は、外部から供給される基準クロック信号に基づいてローカル信号を生成し、当該ローカル信号を用いて、多チャンネルの無線信号から所望のチャンネルを選局するアナログ信号処理部(101)と、アナログ信号処理部(101)で選局されたチャンネルの信号についてデジタル復調を行うデジタル信号処理部(102)と、基準クロック信号に基づいて、デジタル信号処理部(102)の動作クロック信号を生成する動作クロック生成部(103)と、動作クロック生成部(103)に対して、アナログ信号処理部(101)で選局されるチャンネルに応じて、生成すべき動作クロック信号の周波数を指定する制御部(104)とを備えている。
Designated States: AE, AG, AL, AM, AT, AU, AZ, BA, BB, BG, BH, BR, BW, BY, BZ, CA, CH, CN, CO, CR, CU, CZ, DE, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IS, JP, KE, KG, KM, KN, KP, KR, KZ, LA, LC, LK, LR, LS, LT, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PG, PH, PL, PT, RO, RS, RU, SC, SD, SE, SG, SK, SL, SM, SV, SY, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW.
African Regional Intellectual Property Organization (BW, GH, GM, KE, LS, MW, MZ, NA, SD, SL, SZ, TZ, UG, ZM, ZW)
Eurasian Patent Organization (AM, AZ, BY, KG, KZ, MD, RU, TJ, TM)
European Patent Office (AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HU, IE, IS, IT, LT, LU, LV, MC, MT, NL, PL, PT, RO, SE, SI, SK, TR)
African Intellectual Property Organization (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, ML, MR, NE, SN, TD, TG).
Publication Language: Japanese (JA)
Filing Language: Japanese (JA)