WIPO logo
Mobile | Deutsch | Español | Français | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Search International and National Patent Collections
World Intellectual Property Organization
Search
 
Browse
 
Translate
 
Options
 
News
 
Login
 
Help
 
Machine translation
1. (WO2008092249) PHASE SHIFTING IN DLL/PLL
Latest bibliographic data on file with the International Bureau   

Pub. No.:    WO/2008/092249    International Application No.:    PCT/CA2008/000182
Publication Date: 07.08.2008 International Filing Date: 29.01.2008
IPC:
H03L 7/08 (2006.01), H03L 7/089 (2006.01), H03K 5/134 (2014.01), H03L 7/099 (2006.01)
Applicants: MOSAID TECHNOLOGIES INCORPORATED [CA/CA]; 11 Hines Road Suite 203 Ottawa, Ontario K2K 2X1 (CA) (For All Designated States Except US)
Inventors: MAI, Huy, Tuong; (CA).
MILLAR, Bruce; (CA)
Agent: HUNG, Shin; Borden Ladner Gervais LLP, World Exchange Plaza, 100 Queen Street, Suite 1100, Ottawa, Ontario K1P 1J9 (CA)
Priority Data:
11/668,862 30.01.2007 US
11/691,849 27.03.2007 US
Title (EN) PHASE SHIFTING IN DLL/PLL
(FR) DÉPHASAGE DANS DES SYSTÈMES DE BOUCLE À VERROUILLAGE DE RETARD (DLL)/BOUCLE À VERROUILLAGE DE PHASE (PLL)
Abstract: front page image
(EN)The disclosure relates to phase shifting in Delay Locked Loops (DLLs) and Phase-Locked Loops (PLLs). A charge pump in the DLL or PLL includes a capacitor connected in parallel to an output node. A primary current switching circuit charges the capacitor with a source current and discharges the capacitor with a sink current. A supplemental source circuit sources a positive phase shift producing current which has a range of magnitudes. A magnitude of the positive phase shift producing current is determined by at least one source selection signal. A supplemental sink circuit for sources a negative phase shift producing current which has a range of magnitudes. A magnitude of the negative phase shift producing current is determined by at least one sink selection signal.
(FR)L'invention porte sur un déphasage dans des boucles à verrouillage de retard (DLL) et des boucles à verrouillage de phase (PLL). Une pompe de charge dans la DLL ou la PLL comprend un condensateur connecté en parallèle à un nœud de sortie. Un circuit de commutation de courant primaire charge le condensateur avec un courant de source et décharge le condensateur avec un courant absorbé. Un circuit de source supplémentaire délivre un courant produisant un déphasage positif qui a une plage d'amplitudes. Une amplitude du courant produisant un déphasage positif est déterminée par au moins un signal de sélection de source. Un circuit absorbé supplémentaire délivre un courant produisant un déphasage négatif qui a une plage d'amplitudes. Une amplitude du courant produisant un déphasage négatif est déterminée par au moins un signal de sélection de puits.
Designated States: AE, AG, AL, AM, AO, AT, AU, AZ, BA, BB, BG, BH, BR, BW, BY, BZ, CA, CH, CN, CO, CR, CU, CZ, DE, DK, DM, DO, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IS, JP, KE, KG, KM, KN, KP, KR, KZ, LA, LC, LK, LR, LS, LT, LU, LY, MA, MD, ME, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PG, PH, PL, PT, RO, RS, RU, SC, SD, SE, SG, SK, SL, SM, SV, SY, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW.
African Regional Intellectual Property Organization (BW, GH, GM, KE, LS, MW, MZ, NA, SD, SL, SZ, TZ, UG, ZM, ZW)
Eurasian Patent Organization (AM, AZ, BY, KG, KZ, MD, RU, TJ, TM)
European Patent Office (AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HR, HU, IE, IS, IT, LT, LU, LV, MC, MT, NL, NO, PL, PT, RO, SE, SI, SK, TR)
African Intellectual Property Organization (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, ML, MR, NE, SN, TD, TG).
Publication Language: English (EN)
Filing Language: English (EN)