Processing

Please wait...

Settings

Settings

1. WO2007129482 - BRIDGE, PROCESSOR UNIT, INFORMATION PROCESSING APPARATUS AND ACCESS CONTROL METHOD

Publication Number WO/2007/129482
Publication Date 15.11.2007
International Application No. PCT/JP2007/050265
International Filing Date 11.01.2007
IPC
G PHYSICS
06
COMPUTING; CALCULATING; COUNTING
F
ELECTRIC DIGITAL DATA PROCESSING
12
Accessing, addressing or allocating within memory systems or architectures
02
Addressing or allocation; Relocation
08
in hierarchically structured memory systems, e.g. virtual memory systems
10
Address translation
G06F 12/10 (2006.01)
CPC
G06F 12/1081
G06F 12/1475
Applicants
  • ソニー株式会社 SONY CORPORATION [JP/JP]; 〒1410001 東京都品川区北品川6丁目7番35号 Tokyo 7-35, Kitashinagawa 6-chome, Shinagawa-ku Tokyo 1410001, JP (AllExceptUS)
  • 株式会社ソニー・コンピュータエンタテインメント SONY COMPUTER ENTERTAINMENT INC. [JP/JP]; 〒1070062 東京都港区南青山二丁目6番21号 Tokyo 2-6-21, Minami-Aoyama, Minato-ku Tokyo 1070062, JP (AllExceptUS)
  • 斎藤 英幸 SAITO, Hideyuki [JP/JP]; JP (UsOnly)
  • 山崎 剛 YAMAZAKI, Takeshi [JP/JP]; JP (UsOnly)
  • 高橋 祐治 TAKAHASHI, Yuji [JP/JP]; JP (UsOnly)
  • 三林 秀樹 MITSUBAYASHI, Hideki [JP/JP]; JP (UsOnly)
Inventors
  • 斎藤 英幸 SAITO, Hideyuki; JP
  • 山崎 剛 YAMAZAKI, Takeshi; JP
  • 高橋 祐治 TAKAHASHI, Yuji; JP
  • 三林 秀樹 MITSUBAYASHI, Hideki; JP
Agents
  • 森下 賢樹 MORISHITA, Sakaki; 〒1500021 東京都渋谷区恵比寿西2-11-12 Tokyo 2-11-12, Ebisu-Nishi, Shibuya-ku Tokyo 1500021, JP
Priority Data
2006-10573506.04.2006JP
2006-12190026.04.2006JP
Publication Language Japanese (JA)
Filing Language Japanese (JA)
Designated States
Title
(EN) BRIDGE, PROCESSOR UNIT, INFORMATION PROCESSING APPARATUS AND ACCESS CONTROL METHOD
(FR) pont, unité de processeur, appareil de traitement d'informations et procédé de commande d'accès
(JA) ブリッジ、プロセッサユニット、情報処理装置およびアクセス制御方法
Abstract
(EN)
An access technique capable of pursuing the efficiency, while ensuing the safety in an access from a peripheral device to a memory in a processor. An address converting part (14) has an address conversion table for converting an effective address to a physical address. In the address conversion table, the effective addresses of areas assigned to peripheral devices (30) in a memory of a processor unit (10) are associated with identification information of access sources given permissions of access to those effective addresses. When an access is made from one of the peripheral devices (30), the address converting part (14) decides a permission of access to the corresponding effective address on condition that device identification information, which is included in an access request packet and can uniquely identify the peripheral device (30), is coincident with access source identification information corresponding to the effective address designated by the access request packet in the address conversion table.
(FR)
L'invention concerne une technique d'accès susceptible de continuer l'efficacité, tout en garantissant la sécurité dans un accès depuis un dispositif périphérique à une mémoire dans un processeur. Une partie de conversion d'adresse (14) a une table de conversion d'adresse pour convertir une adresse effective en une adresse physique. Dans la table de conversion d'adresse, les adresses effectives des zones attribuées à des dispositifs périphériques (30) dans une mémoire d'une unité de processeur (10) sont associées à des informations d'identification de sources d'accès ayant reçu des permissions d'accès sur ces adresses effectives. Lorsqu'un accès est fait depuis un des dispositifs périphériques (30), la partie de conversion d'adresse (14) décide d'une permission d'accès à l'adresse effective correspondante à condition que des informations d'identification de dispositif, qui sont comprises dans un paquet de demande d'accès et peuvent définir de manière unique le dispositif périphérique (30), coïncident avec des informations d'identification de source d'accès correspondant à l'adresse effective désignée par le paquet de demande d'accès dans la table de conversion d'adresse.
(JA)
 周辺デバイスからプロセッサのメモリへのアクセスにおいて、効率を追求しながら安全性を図ることができるアクセス技術を提供する。  アドレス変換部14は、実効アドレスを物理アドレスに変換するためのアドレス変換テーブルを備える。アドレス変換テーブルは、プロセッサユニット10のメモリにおいて各周辺デバイス30に割り当てられたエリアの実効アドレスと、該実効アドレスに対するアクセスの許可が与えられたアクセス元識別情報とを対応付けて格納している。周辺デバイス30からアクセスされた際に、アドレス変換部14は、アクセス要求パケットに含まれた、該周辺デバイス30を一意に識別可能なデバイス識別情報と、アドレス変換テーブルにおける、このアクセス要求パケットにより指定される実効アドレスに対応するアクセス元識別情報とが一致することを条件として、当該実効アドレスに対するアクセスの許可を決定する。
Latest bibliographic data on file with the International Bureau