WIPO logo
Mobile | Deutsch | Español | Français | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Search International and National Patent Collections
World Intellectual Property Organization
Search
 
Browse
 
Translate
 
Options
 
News
 
Login
 
Help
 
Machine translation
1. (WO2007081634) LOW POWER BANDGAP REFERENCE CIRCUIT WITH INCREASED ACCURACY AND REDUCED AREA CONSUMPTION
Latest bibliographic data on file with the International Bureau   

Pub. No.:    WO/2007/081634    International Application No.:    PCT/US2006/061992
Publication Date: 19.07.2007 International Filing Date: 13.12.2006
IPC:
G05F 3/30 (2006.01)
Applicants: CYPRESS SEMICONDUCTOR CORP. [US/US]; 198 Champion Court, San Jose, CA 95134 (US) (For All Designated States Except US).
GEORGESCU, Bogdan, I. [RO/US]; (US) (For US Only).
GRADINARIU, Iulian C. [US/US]; (US) (For US Only)
Inventors: GEORGESCU, Bogdan, I.; (US).
GRADINARIU, Iulian C.; (US)
Agent: DAFFER, Kevin, L.; Daffer McDaniel, LLP, P.O. Box 684908, Austin, TX 78768-4908 (US)
Priority Data:
11/321,854 29.12.2005 US
Title (EN) LOW POWER BANDGAP REFERENCE CIRCUIT WITH INCREASED ACCURACY AND REDUCED AREA CONSUMPTION
(FR) CIRCUIT DE RÉFÉRENCE A BANDE INTERDITE FAIBLE ÉNERGIE ET CONSOMMATION DE ZONE RÉDUITE
Abstract: front page image
(EN)Bandgap reference (BGR) circuits and methods are described herein for providing high accuracy, low power Bandgap operation when using small, low voltage devices in the analog blocks of the BGR circuit. In some cases, chopped input stabilization and dynamic current matching techniques may be combined to compensate for input voltage offsets in the operational amplifier portion and current offsets in the current mirror portion of the Bandgap circuit. When used together, the chopped stabilization and dynamic current matching techniques provide a significant increase in accuracy, especially when using small, low voltage devices in the analog blocks to reduce layout area and support low power supply operation (e.g., power supply values down to about 1.4 volts and below).
(FR)L'invention concerne des circuits de référence à bande interdite (BGR) et des procédés de fonctionnement de bande interdite faible énergie et haute précision, lorsqu'on utilise de petits dispositifs basse tension dans les blocs analogiques du circuit BGR. Dans certains cas, des techniques d'appariement de courant dynamique et de stabilisation d'entrée choppées sont combinées afin de compenser des décalages de tension d'entrée dans une partie d'amplificateur fonctionnel et des décalages de courant dans la partie miroir courant du circuit à bande interdite. Lorsqu'on les utilise ensemble, lesdites techniques fournissent une augmentation significative de précision, en particulier, lorsqu'on utilise de petits dispositifs basse tension dans les blocs analogiques afin de réduire la zone topologique et de supporter une opération d'alimentation basse puissance (par exemple, les valeurs d'alimentation descendant à environ 1,4 volts et moins).
Designated States: AE, AG, AL, AM, AT, AU, AZ, BA, BB, BG, BR, BW, BY, BZ, CA, CH, CN, CO, CR, CU, CZ, DE, DK, DM, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, GT, HN, HR, HU, ID, IL, IN, IS, JP, KE, KG, KM, KN, KP, KR, KZ, LA, LC, LK, LR, LS, LT, LU, LV, LY, MA, MD, MG, MK, MN, MW, MX, MY, MZ, NA, NG, NI, NO, NZ, OM, PG, PH, PL, PT, RO, RS, RU, SC, SD, SE, SG, SK, SL, SM, SV, SY, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW.
African Regional Intellectual Property Organization (BW, GH, GM, KE, LS, MW, MZ, NA, SD, SL, SZ, TZ, UG, ZM, ZW)
Eurasian Patent Organization (AM, AZ, BY, KG, KZ, MD, RU, TJ, TM)
European Patent Office (AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HU, IE, IS, IT, LT, LU, LV, MC, NL, PL, PT, RO, SE, SI, SK, TR)
African Intellectual Property Organization (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, ML, MR, NE, SN, TD, TG).
Publication Language: English (EN)
Filing Language: English (EN)