WIPO logo
Mobile | Deutsch | Español | Français | 日本語 | 한국어 | Português | Русский | 中文 | العربية |

Search International and National Patent Collections
World Intellectual Property Organization
Machine translation
Latest bibliographic data on file with the International Bureau   

Pub. No.:    WO/2007/020757    International Application No.:    PCT/JP2006/313725
Publication Date: 22.02.2007 International Filing Date: 11.07.2006
H01G 4/12 (2006.01), H01G 4/30 (2006.01)
Applicants: MURATA MANUFACTURING CO., LTD. [JP/JP]; 10-1, Higashikotari 1-chome, Nagaokakyo-shi, Kyoto 6178555 (JP) (For All Designated States Except US).
NAKANO, Makito [JP/JP]; (JP) (For US Only).
INOUE, Noriyuki [JP/JP]; (JP) (For US Only).
KAWASAKI, Kenichi [JP/JP]; (JP) (For US Only)
Inventors: NAKANO, Makito; (JP).
INOUE, Noriyuki; (JP).
KAWASAKI, Kenichi; (JP)
Agent: KOSHIBA, Masaaki; Koshiba Patent Office Nisshin Building, 14-22 Shitennoji 1-chome, Tennoji-ku Osaka-shi, Osaka 5430051 (JP)
Priority Data:
2005-238618 19.08.2005 JP
(JA) 積層セラミックコンデンサ
Abstract: front page image
(EN)A multilayer ceramic capacitor in which “squeaking” is suppressed when an electric field is applied while being mounted on a substrate. At an active portion (15) contributive to formation of a capacitance by opposing an internal electrode in a capacitor main body (4), low activity regions (30, 31) are located in the vicinity of the edges (19, 20) of external electrodes (11, 12). Opposing area of the internal electrode in the low activity regions (30, 31) is set not larger than one fifth of the opposing area of the internal electrode for the same volume as the low activity regions (30, 31) in other normal region. Consequently, field induced strain is suppressed in the vicinity of the external electrodes (11, 12) bonded to a substrate (13) thus reducing flexibility of the substrate (13).
(FR)L’invention concerne un condensateur céramique multicouche dans lequel les « oscillations parasites » sont supprimées lors de l’application d’un champ électrique pendant le montage sur un substrat. Au niveau d’une portion active (15) contribuant à la formation d’une capacitance par opposition d’une électrode interne dans un corps principal de condensateur (4), des régions de faible activité (30, 31) sont situées au voisinage des tranches (19, 20) d’électrodes externes (11, 12). Une zone opposée de l’électrode interne des régions de faible activité (30, 31) ne dépasse pas un cinquième de la zone opposée de l’électrode interne pour le même volume que les régions de faible activité (30, 31) dans l'autre région normale. En conséquence, la contrainte induite par le champ électrique est supprimée au voisinage des électrodes externes (11, 12) collées à un substrat (13) ce qui a pour effet de réduire la flexibilité du substrat (13).
(JA) 積層セラミックコンデンサの、基板上への実装状態での電界印加時における「鳴き」を抑制する。  コンデンサ本体(4)における内部電極の対向による静電容量形成に寄与する活性部(15)において、外部電極(11,12)の端縁(19,20)の近傍に、低活性度領域(30,31)を位置させる。低活性度領域(30,31)における、内部電極の対向面積を、他の通常の領域における、低活性度領域(30,31)と同体積分についての内部電極の対向面積の1/5以下とする。これによって、基板(13)に接合される外部電極(11,12)近傍で電界誘起歪みを生じさせにくくし、基板(13)を撓ませる力を低減する。
Designated States: AE, AG, AL, AM, AT, AU, AZ, BA, BB, BG, BR, BW, BY, BZ, CA, CH, CN, CO, CR, CU, CZ, DE, DK, DM, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, HN, HR, HU, ID, IL, IN, IS, JP, KE, KG, KM, KN, KP, KR, KZ, LA, LC, LK, LR, LS, LT, LU, LV, LY, MA, MD, MG, MK, MN, MW, MX, MZ, NA, NG, NI, NO, NZ, OM, PG, PH, PL, PT, RO, RS, RU, SC, SD, SE, SG, SK, SL, SM, SY, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW.
African Regional Intellectual Property Organization (BW, GH, GM, KE, LS, MW, MZ, NA, SD, SL, SZ, TZ, UG, ZM, ZW)
Eurasian Patent Organization (AM, AZ, BY, KG, KZ, MD, RU, TJ, TM)
European Patent Office (AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HU, IE, IS, IT, LT, LU, LV, MC, NL, PL, PT, RO, SE, SI, SK, TR)
African Intellectual Property Organization (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, ML, MR, NE, SN, TD, TG).
Publication Language: Japanese (JA)
Filing Language: Japanese (JA)