Search International and National Patent Collections
Some content of this application is unavailable at the moment.
If this situation persists, please contact us atFeedback&Contact
1. (WO2007011507) METHOD AND SYSTEM FOR ENCRYPTION-BASED DESIGN OBFUSCATION FOR AN INTEGRATED CIRCUIT
Latest bibliographic data on file with the International Bureau

Pub. No.: WO/2007/011507 International Application No.: PCT/US2006/025178
Publication Date: 25.01.2007 International Filing Date: 27.06.2006
IPC:
G06F 11/30 (2006.01)
G PHYSICS
06
COMPUTING; CALCULATING; COUNTING
F
ELECTRIC DIGITAL DATA PROCESSING
11
Error detection; Error correction; Monitoring
30
Monitoring
Applicants:
ATMEL CORPORATION [US/US]; 2325 Orchard Parkway San Jose, CA 95131, US (AllExceptUS)
FAGAN, John [US/US]; US (UsOnly)
Inventors:
FAGAN, John; US
Agent:
SAWYER, Joseph, A. ; SAWYER LAW GROUP LLP P.O. Box 51418 Palo Alto, CA 94303, US
Priority Data:
11/182,33514.07.2005US
Title (EN) METHOD AND SYSTEM FOR ENCRYPTION-BASED DESIGN OBFUSCATION FOR AN INTEGRATED CIRCUIT
(FR) PROCEDE ET SYSTEME D'OBSCURCISSEMENT DE CONCEPTION PAR CHIFFREMENT POUR UN CIRCUIT INTEGRE
Abstract:
(EN) Encryption-based design obfuscation for an integrated circuit includes creating multiple functional circuit paths for an integrated circuit design and selecting among the multiple functional circuit paths during scan testing. Encrypting selection data corresponding to an intended function of the integrated circuit design avoids revealing the intended function as a result of the scan testing.
(FR) Selon l'invention, l'obscurcissement de conception par chiffrement pour un circuit intégré consiste à créer de multiples parcours de circuit fonctionnels pour une conception de circuit intégré et à réaliser une sélection parmi les multiples parcours de circuit fonctionnels pendant le test par balayage. Le chiffrement de données de sélection correspondant à une fonction déterminée de la conception de circuit intégré permet d'éviter la restitution de la fonction déterminée en tant que résultat du test par balayage.
front page image
Designated States: AE, AG, AL, AM, AT, AU, AZ, BA, BB, BG, BR, BW, BY, BZ, CA, CH, CN, CO, CR, CU, CZ, DE, DK, DM, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, HN, HR, HU, ID, IL, IN, IS, JP, KE, KG, KM, KN, KP, KR, KZ, LA, LC, LK, LR, LS, LT, LU, LV, LY, MA, MD, MG, MK, MN, MW, MX, MZ, NA, NG, NI, NO, NZ, OM, PG, PH, PL, PT, RO, RS, RU, SC, SD, SE, SG, SK, SL, SM, SY, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW
African Regional Intellectual Property Organization (ARIPO) (BW, GH, GM, KE, LS, MW, MZ, NA, SD, SL, SZ, TZ, UG, ZM, ZW)
Eurasian Patent Organization (AM, AZ, BY, KG, KZ, MD, RU, TJ, TM)
European Patent Office (AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HU, IE, IS, IT, LT, LU, LV, MC, NL, PL, PT, RO, SE, SI, SK, TR)
African Intellectual Property Organization (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, ML, MR, NE, SN, TD, TG)
Publication Language: English (EN)
Filing Language: English (EN)