WIPO logo
Mobile | Deutsch | Español | Français | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Search International and National Patent Collections
World Intellectual Property Organization
Search
 
Browse
 
Translate
 
Options
 
News
 
Login
 
Help
 
Machine translation
1. (WO2007010298) SIGMA DELTA MODULATORS
Latest bibliographic data on file with the International Bureau   

Pub. No.:    WO/2007/010298    International Application No.:    PCT/GB2006/050175
Publication Date: 25.01.2007 International Filing Date: 29.06.2006
IPC:
H03M 3/00 (2006.01), H03M 7/32 (2006.01), H03M 7/36 (2006.01)
Applicants: QUEEN MARY & WESTFIELD COLLEGE [GB/GB]; University of London, London E1 4NS (GB) (For All Designated States Except US).
SANDLER, Mark Brian [GB/GB]; (GB) (For US Only).
REISS, Joshua Daniel [GB/GB]; (GB) (For US Only)
Inventors: SANDLER, Mark Brian; (GB).
REISS, Joshua Daniel; (GB)
Agent: HARDING, Richard; Marks & Clerk, 4220 Nash Court Oxford Business Park South, Oxford Oxfordshire OX4 2RU (GB)
Priority Data:
0514677.4 18.07.2005 GB
Title (EN) SIGMA DELTA MODULATORS
(FR) MODULATEURS SIGMA DELTA
Abstract: front page image
(EN)A method is provided for detecting limit cycles in a sigma delta modulator having an output signal that varies over a series of time intervals. In this method a first value that is indicative of the level of the modulator output signal after a predetermined time interval is stored in a first memory, and a second value that is indicative of the level of the modulator output signal after a further time interval subsequent to the predetermined time interval is stored in a second memory. The first value stored in the first memory is compared with the second value stored in the second memory, and an output indicative of a tendency for limit cycles to be produced in the modulator output signal is provided in response to such comparison. Such a method is particularly advantageous for detecting limit cycles in a sigma delta modulator as it can be implemented in a straightforward manner and offers a very accurate limit cycle detection mechanism. As a result it only becomes necessary to activate a limit cycle removal mechanism when limit cycle behaviour has been observed, and major changes to design are not normally required to implement the detection mechanism.
(FR)L'invention concerne un procédé permettant de détecter des cycles limite dans un modulateur Sigma Delta dont le signal de sortie varie sur une série d'intervalles de temps. Dans ce procédé, une première valeur représentative du niveau du signal de sortie du modulateur après un intervalle de temps prédéterminé est stockée dans une première mémoire et une seconde valeur représentative du niveau de sortie du modulateur après un intervalle de temps consécutif à l'intervalle de temps prédéterminé est stockée dans une seconde mémoire. La première valeur stockée dans la première mémoire est comparée à la seconde valeur stockée dans la seconde mémoire et une sortie représentative d'une tendance des cycles limite à être produits dans le signal de sortie du modulateur est produite en réponse à cette comparaison. Le procédé selon l'invention convient particulièrement à la détection des cycles limite dans un modulateur Sigma Delta car il peut être mis en oeuvre de façon directe et offre un mécanisme de détection de cycle limite très précis. Par conséquent, il devient seulement nécessaire d'activer un mécanisme de suppression de cycle limite lorsqu'un comportement des cycles limite est observé et des changements significatifs de la conception ne sont pas normalement requis pour mettre en oeuvre le mécanisme de détection.
Designated States: AE, AG, AL, AM, AT, AU, AZ, BA, BB, BG, BR, BW, BY, BZ, CA, CH, CN, CO, CR, CU, CZ, DE, DK, DM, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, HN, HR, HU, ID, IL, IN, IS, JP, KE, KG, KM, KN, KP, KR, KZ, LA, LC, LK, LR, LS, LT, LU, LV, LY, MA, MD, MG, MK, MN, MW, MX, MZ, NA, NG, NI, NO, NZ, OM, PG, PH, PL, PT, RO, RS, RU, SC, SD, SE, SG, SK, SL, SM, SY, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW.
African Regional Intellectual Property Organization (BW, GH, GM, KE, LS, MW, MZ, NA, SD, SL, SZ, TZ, UG, ZM, ZW)
Eurasian Patent Organization (AM, AZ, BY, KG, KZ, MD, RU, TJ, TM)
European Patent Office (AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HU, IE, IS, IT, LT, LU, LV, MC, NL, PL, PT, RO, SE, SI, SK, TR)
African Intellectual Property Organization (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, ML, MR, NE, SN, TD, TG).
Publication Language: English (EN)
Filing Language: English (EN)