WIPO logo
Mobile | Deutsch | Español | Français | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Search International and National Patent Collections
World Intellectual Property Organization
Search
 
Browse
 
Translate
 
Options
 
News
 
Login
 
Help
 
Machine translation
1. (WO2007004294) LEVEL CONVERTER CIRCUIT, CONTROL METHOD THEREOF, AND ELECTRONIC CIRCUIT
Latest bibliographic data on file with the International Bureau   

Pub. No.:    WO/2007/004294    International Application No.:    PCT/JP2005/012398
Publication Date: 11.01.2007 International Filing Date: 05.07.2005
IPC:
H03K 19/0185 (2006.01)
Applicants: FUJITSU LIMITED [JP/JP]; 1-1, Kamikodanaka 4-chome, Nakahara-ku, Kawasaki-shi, Kanagawa 2118588 (JP) (For All Designated States Except US).
SAKABAYASHI, Sota [JP/JP]; (JP) (For US Only)
Inventors: SAKABAYASHI, Sota; (JP)
Agent: UNEMOTO, Shoichi; UNEMOTO PATENT OFFICE 29-9, Amanuma 3-chome Suginami-ku, Tokyo 167-0032 (JP)
Priority Data:
Title (EN) LEVEL CONVERTER CIRCUIT, CONTROL METHOD THEREOF, AND ELECTRONIC CIRCUIT
(FR) CIRCUIT DE CONVERSION DE NIVEAU, SON PROCÉDÉ DE COMMANDE ET CIRCUIT ÉLECTRONIQUE
(JA) レベルコンバータ回路、その制御方法及び電子回路
Abstract: front page image
(EN)A level converter circuit (2) level-converts a signal used in a circuit of a first power supply (internal power supply circuit (24) generating a voltage Vd1) to a signal used in a circuit of a second power supply generating a different voltage from the first power supply (external power supply circuit (26) generating a voltage Vd2), and outputs the converted signal. A pull-up circuit (18) is provided at an output terminal (16) for the level-converted signal, and pulls up the output terminal (16) to a high voltage (for example, the voltage Vd2) in synchronization with the power-on transient, thereby preventing the occurrence of an unstable output during the power-on period.
(FR)L'invention concerne un circuit de conversion de niveau (2) qui convertit le niveau d'un signal utilisé dans un circuit d'une première alimentation (un circuit d'alimentation interne (24) générant une tension Vd1) en un signal utilisé dans un circuit d'une seconde alimentation en générant une tension différente de la première alimentation (un circuit d'alimentation externe (26) générant une tension Vd2) et qui fournit en sortie le signal converti. Un circuit d'excursion vers le haut (18) est utilisé au niveau d'une borne de sortie (16) pour le signal de niveau converti, et il remonte la borne de sortie (16) jusqu'à une tension élevée (par exemple la tension Vd2) de manière synchronisée avec la transitoire de mise sous tension, ce qui empêche de ce fait l'apparition d'une sortie instable pendant l'intervalle de temps de mise sous tension.
(JA) 本発明は、第1の電源(内部電源回路24、電圧Vd1)側の信号を、第1の電源と異なる電圧の第2の電源(外部電源回路26、電圧Vd2)側の信号にレベル変換して取り出すレベルコンバータ回路(2)であって、レベル変換された前記信号の出力取出部(16)にプルアップ回路(18)を備え、該プルアップ回路(18)により、電源投入に同期して出力取出部(16)を高電位(例えば、電圧Vd2)に引き上げる構成により、電源投入時の不定出力の発生を防止している。
Designated States: AE, AG, AL, AM, AT, AU, AZ, BA, BB, BG, BR, BW, BY, BZ, CA, CH, CN, CO, CR, CU, CZ, DE, DK, DM, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, HR, HU, ID, IL, IN, IS, JP, KE, KG, KM, KP, KR, KZ, LC, LK, LR, LS, LT, LU, LV, MA, MD, MG, MK, MN, MW, MX, MZ, NA, NG, NI, NO, NZ, OM, PG, PH, PL, PT, RO, RU, SC, SD, SE, SG, SK, SL, SM, SY, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, YU, ZA, ZM, ZW.
African Regional Intellectual Property Organization (BW, GH, GM, KE, LS, MW, MZ, NA, SD, SL, SZ, TZ, UG, ZM, ZW)
Eurasian Patent Organization (AM, AZ, BY, KG, KZ, MD, RU, TJ, TM)
European Patent Office (AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HU, IE, IS, IT, LT, LU, LV, MC, NL, PL, PT, RO, SE, SI, SK, TR)
African Intellectual Property Organization (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, ML, MR, NE, SN, TD, TG).
Publication Language: Japanese (JA)
Filing Language: Japanese (JA)