WIPO logo
Mobile | Deutsch | Español | Français | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Search International and National Patent Collections
World Intellectual Property Organization
Search
 
Browse
 
Translate
 
Options
 
News
 
Login
 
Help
 
Machine translation
1. (WO2007004189) DEVICE COMPRISING A FEEDBACK-LESS GAIN CONTROLLED AMPLIFIER
Latest bibliographic data on file with the International Bureau   

Pub. No.:    WO/2007/004189    International Application No.:    PCT/IB2006/052226
Publication Date: 11.01.2007 International Filing Date: 03.07.2006
IPC:
H03F 3/45 (2006.01)
Applicants: NXP B.V. [NL/NL]; High Tech Campus 60, NL-5656 AG Eindhoven (NL) (For All Designated States Except US).
SANDULEANU, Mihai, A., T. [NL/NL]; (NL) (For US Only).
STIKVOORT, Eduard, F. [NL/NL]; (NL) (For US Only)
Inventors: SANDULEANU, Mihai, A., T.; (NL).
STIKVOORT, Eduard, F.; (NL)
Agent: PENNINGS, Johannes; NXP Semiconductors, IP Department, High Tech Campus 60, NL-5656 AG Eindhoven (NL)
Priority Data:
05106034.1 04.07.2005 EP
Title (EN) DEVICE COMPRISING A FEEDBACK-LESS GAIN CONTROLLED AMPLIFIER
(FR) DISPOSITIF COMPRENANT UN AMPLIFICATEUR COMMANDE PAR GAIN SANS RETOUR
Abstract: front page image
(EN)Devices (1,2) comprising feedback-less amplifiers (16,19,26,29) that are gain controlled introduce linear relationships between output signals and input signals of the feedback- less amplifiers (16,19,26,29) by providing the feedback- less amplifiers (16,19,26,29) with first circuits (3) comprising first sub-circuits in the form of first transistors (33) operated in their triode regions for receiving input signals and second sub-circuits in the form of second transistors (34) for receiving control signals and third sub-circuits in the form of resistors (35) for generating output signals, whereby the respective first and second and third sub-circuits form a serial path. Second circuits (4) receive gain signals and convert the gain signals into the control signals. The control signals are copies of the gain signals. The second circuits (4) comprise current sources (6) and third and fourth transistors (41,42). The current sources (6) comprise fifth and sixth transistors (61,62). The second circuits (4) further comprise voltage sources (9) comprising further resistors coupled to further current sources. Third circuits (8) compensate common mode currents.
(FR)La présente invention concerne des dispositifs (1, 2) comprenant des amplificateurs sans retour (16,19,26,29) qui sont commandés par gain et qui introduisent des relations linéaires entre des signaux de sortie et des signaux d'entrée de ces amplificateurs sans retour (16,19,26,29) avec des premiers circuits (3) comprenant des premiers sous circuits sous la forme de premiers transistors (33) fonctionnant dans leur région triode permettant de recevoir des signaux d'entrée, des deuxièmes sous circuits sous la forme de deuxièmes transistors (34) permettant de recevoir des signaux de commande et, des troisièmes sous circuits sous la forme de résistances (35) permettant de générer des signaux de sortie, les premiers, deuxièmes et troisièmes sous circuits respectifs formant un trajet série. Les deuxièmes circuits (4) reçoivent des signaux de gain et convertissent ces signaux de gain en signaux de commande. Les signaux de commande sont des copies des signaux de gain. Les deuxième circuits (4) comprennent des sources de courant (6) et un troisième et un quatrième transistor (41,42). Les sources de courant (6) comprennent un cinquième et un sixième transistor (61, 62). Les deuxième circuit (4) comprennent aussi des sources de tension (9), lesquelles comprennent d'autres résistances couplées à d'autres sources de courant. Des troisièmes circuits (8) compensent des courants de mode commun.
Designated States: AE, AG, AL, AM, AT, AU, AZ, BA, BB, BG, BR, BW, BY, BZ, CA, CH, CN, CO, CR, CU, CZ, DE, DK, DM, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, HN, HR, HU, ID, IL, IN, IS, JP, KE, KG, KM, KN, KP, KR, KZ, LA, LC, LK, LR, LS, LT, LU, LV, LY, MA, MD, MG, MK, MN, MW, MX, MZ, NA, NG, NI, NO, NZ, OM, PG, PH, PL, PT, RO, RS, RU, SC, SD, SE, SG, SK, SL, SM, SY, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, ZA, ZM, ZW.
African Regional Intellectual Property Organization (BW, GH, GM, KE, LS, MW, MZ, NA, SD, SL, SZ, TZ, UG, ZM, ZW)
Eurasian Patent Organization (AM, AZ, BY, KG, KZ, MD, RU, TJ, TM)
European Patent Office (AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HU, IE, IS, IT, LT, LU, LV, MC, NL, PL, PT, RO, SE, SI, SK, TR)
African Intellectual Property Organization (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, ML, MR, NE, SN, TD, TG).
Publication Language: English (EN)
Filing Language: English (EN)