WIPO logo
Mobile | Deutsch | Español | Français | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Search International and National Patent Collections
World Intellectual Property Organization
Search
 
Browse
 
Translate
 
Options
 
News
 
Login
 
Help
 
Machine translation
1. (WO2007001376) SYSTEM AND METHOD OF USING A PROTECTED NON-VOLATILE MEMORY
Latest bibliographic data on file with the International Bureau   

Pub. No.:    WO/2007/001376    International Application No.:    PCT/US2005/033572
Publication Date: 04.01.2007 International Filing Date: 20.09.2005
IPC:
H04L 9/32 (2006.01)
Applicants: SIGMATEL, INC. [US/US]; 1601 S. Mo Pac Expressway, Suite 100, Austin, TX 78746 (US) (For All Designated States Except US)
Inventors: BAKER, David Cureton; (US)
Agent: TOLER, Jeffrey G.; 8500 Bluffstone Cove, Suite A201, Austin, TX 78759 (US)
Priority Data:
11/166,872 24.06.2005 US
Title (EN) SYSTEM AND METHOD OF USING A PROTECTED NON-VOLATILE MEMORY
(FR) SYSTEME ET PROCEDE D'UTILISATION D'UNE MEMOIRE PROTEGEE NON VOLATILE
Abstract: front page image
(EN)The disclosure includes a system (100) and method of using a processor and protected memory. In a particular embodiment, the system includes a processor, a volatile memory (104) accessible to the processor, and a first nonvolatile memory (106) accessible to the processor. The first nonvolatile memory includes a first portion of memory that is protected and is readable when a shied bit indicates an unshielded mode of operation, but is unreadable when the shield bit indicates a shielded mode of operation and a second portion of memory that is unprotected and that is readable regardless of the value of the shield bit (124). The system includes a second nonvolatile memory (108) including data to be transferred to the volatile memory.
(FR)L'invention concerne un système et un procédé d'utilisation d'un processeur et d'une mémoire protégée. Selon une forme d'exécution spécifique, le système comprend un processeur, une mémoire volatile accessible au processeur et une première mémoire non volatile accessible au processeur. La première mémoire non volatile comprend une première partie qui est protégée et est lisible lorsqu'un bit de blindage indique un mode de fonctionnement non blindé, mais est illisible lorsque le bit de blindage indique un mode de fonctionnement blindé, et une seconde partie qui n'est pas protégée et est lisible quelle que soit la valeur du bit de blindage. Le système comprend une seconde mémoire non volatile comprenant des données à transférer dans la mémoire volatile.
Designated States: AE, AG, AL, AM, AT, AU, AZ, BA, BB, BG, BR, BW, BY, BZ, CA, CH, CN, CO, CR, CU, CZ, DE, DK, DM, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, HR, HU, ID, IL, IN, IS, JP, KE, KG, KM, KP, KR, KZ, LC, LK, LR, LS, LT, LU, LV, LY, MA, MD, MG, MK, MN, MW, MX, MZ, NA, NG, NI, NO, NZ, OM, PG, PH, PL, PT, RO, RU, SC, SD, SE, SG, SK, SL, SM, SY, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, YU, ZA, ZM, ZW.
African Regional Intellectual Property Organization (BW, GH, GM, KE, LS, MW, MZ, NA, SD, SL, SZ, TZ, UG, ZM, ZW)
Eurasian Patent Organization (AM, AZ, BY, KG, KZ, MD, RU, TJ, TM)
European Patent Office (AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HU, IE, IS, IT, LT, LU, LV, MC, NL, PL, PT, RO, SE, SI, SK, TR)
African Intellectual Property Organization (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, ML, MR, NE, SN, TD, TG).
Publication Language: English (EN)
Filing Language: English (EN)