WIPO logo
Mobile | Deutsch | Español | Français | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Search International and National Patent Collections
World Intellectual Property Organization
Search
 
Browse
 
Translate
 
Options
 
News
 
Login
 
Help
 
Machine translation
1. (WO2006089195) POWER SUPPLY CIRCUIT HAVING VOLTAGE CONTROL LOOP AND CURRENT CONTROL LOOP
Latest bibliographic data on file with the International Bureau   

Pub. No.:    WO/2006/089195    International Application No.:    PCT/US2006/005783
Publication Date: 24.08.2006 International Filing Date: 16.02.2006
IPC:
G05F 1/59 (2006.01)
Applicants: QUALCOMM INCORPORATED [US/US]; 5775 Morehouse Drive, San Diego, California 92121 (US) (For All Designated States Except US).
BENBRIK, Jamel [FR/US]; (US) (For US Only)
Inventors: BENBRIK, Jamel; (US)
Agent: WADSWORTH, Philip R.; 5775 Morehouse Drive, San Diego, Califonia 92121 (US)
Priority Data:
11/061,718 17.02.2005 US
Title (EN) POWER SUPPLY CIRCUIT HAVING VOLTAGE CONTROL LOOP AND CURRENT CONTROL LOOP
(FR) CIRCUIT D'ALIMENTATION MUNI D'UNE BOUCLE DE REGULATION DE TENSION ET D'UNE BOUCLE DE REGULATION DE COURANT
Abstract: front page image
(EN)A power supply circuit includes two pass transistors in parallel that conduct current from a voltage supply terminal to an output terminal. One of the pass transistors is smaller whereas the other is larger. Current through the smaller transistor is controlled by the voltage control loop such that the voltage on the output terminal is regulated to a predetermined voltage . Current through the larger transistor is controlled by a high gain current control loop such that the current flowing through the larger transistor is a multiple of the current flowing through the smaller pass transistor. By reducing current flow in the smaller transistor, the power supply rejection ratio (PSRR) of the power supply circuit is improved for frequencies up to 100 kHz . Die space occupied by the two pass transistors is reduced in comparison to the amount of pass transistor die space in a conventional power supply circuit of similar performance.
(FR)Un circuit d'alimentation comprend deux transistors de chute qui conduisent le courant d'une borne d'alimentation de tension à une borne de sortie. Un des transistors de chute est plus grand alors que l'autre est plus petit. Le courant qui passe par le plus petit transistor est régulé par une tension prédéterminée. Le courant qui passe par le plus grand transistor est régulé par une boucle de régulation de courant à gain élevé, de manière à ce qui le courant qui passe par le plus grand transistor soit un multiple du courant qui passe par le plus petit transistor. En réduisant l'intensité de courant dans le plus petit transistor, le rapport de réjection d'alimentation (PSRR) du circuit d'alimentation de puissance est amélioré pour les fréquences allant jusqu'à 100 kHz. L'espace du dé de transistor occupé par deux transistors de chute est réduit en comparaison à l'espace du dé de transistor de chute dans un circuit d'alimentation traditionnel ayant des performances similaires.
Designated States: AE, AG, AL, AM, AT, AU, AZ, BA, BB, BG, BR, BW, BY, BZ, CA, CH, CN, CO, CR, CU, CZ, DE, DK, DM, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, HR, HU, ID, IL, IN, IS, JP, KE, KG, KM, KN, KP, KR, KZ, LC, LK, LR, LS, LT, LU, LV, LY, MA, MD, MG, MK, MN, MW, MX, MZ, NA, NG, NI, NO, NZ, OM, PG, PH, PL, PT, RO, RU, SC, SD, SE, SG, SK, SL, SM, SY, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, YU, ZA, ZM, ZW.
African Regional Intellectual Property Organization (BW, GH, GM, KE, LS, MW, MZ, NA, SD, SL, SZ, TZ, UG, ZM, ZW)
Eurasian Patent Organization (AM, AZ, BY, KG, KZ, MD, RU, TJ, TM)
European Patent Office (AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HU, IE, IS, IT, LT, LU, LV, MC, NL, PL, PT, RO, SE, SI, SK, TR)
African Intellectual Property Organization (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, ML, MR, NE, SN, TD, TG).
Publication Language: English (EN)
Filing Language: English (EN)