WIPO logo
Mobile | Deutsch | Español | Français | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Search International and National Patent Collections
World Intellectual Property Organization
Search
 
Browse
 
Translate
 
Options
 
News
 
Login
 
Help
 
Machine translation
1. (WO2006084627) PLL SYNTHESISER PROVIDED WITH AN IMPROVED VCO PRE-SETTING
Latest bibliographic data on file with the International Bureau   

Pub. No.:    WO/2006/084627    International Application No.:    PCT/EP2006/000922
Publication Date: 17.08.2006 International Filing Date: 02.02.2006
IPC:
H03L 7/187 (2006.01), H03L 7/099 (2006.01), H03L 7/107 (2006.01), H03L 7/189 (2006.01)
Applicants: ROHDE & SCHARZ GMBH & CO. KG [DE/DE]; Mühldorfstrasse 15, 81671 München (DE) (For All Designated States Except US).
SCHECHINGER, Alois [DE/DE]; (DE) (For US Only)
Inventors: SCHECHINGER, Alois; (DE)
Agent: KÖRFER, Thomas; Mitscherlich & Partner, Sonnenstrasse 33, Postfach 33 06 09, 80066 München (DE)
Priority Data:
10 2005 006 345.4 11.02.2005 DE
Title (DE) PLL- SYNTHESIZER MIT VERBESSERTER VCO VORABSTIMMUNG
(EN) PLL SYNTHESISER PROVIDED WITH AN IMPROVED VCO PRE-SETTING
(FR) SYNTHETISEUR PLL AVEC PRESYNTONISATION AMELIOREE DU VCO
Abstract: front page image
(DE)Ein PLL-Synthesizer (1) besteht aus einem Phasendetektor (2) , zumindest einem umschaltbaren Filter (3) , einem durch eine Regelspannung (uPIiL) geregelten Oszillator (4) und einem programmierbaren Teiler (5) . Der VCO (4) besitzt zwei Eingänge, wobei an einem ersten Eingang die Regel Spannung uPLL und an einem zweiten Eingang eine Selektionsspannung uSET zur groben Frequenz eins tellung eingekoppelt wird, wobei beide Spannungen die Frequenz des VCO (4) festlegen.
(EN)The invention relates to a phase located loop (PLL) synthesiser (1) comprising a phase detector (2), at least one a switchable filter (3), a control voltage (uPLL) controllable oscillator (4) and a programmable divisor (5). The VCO (4) comprises two inputs, wherein the control voltage (uPLL) and a selection voltage (uSET) are applied to the first and second input, respectively, for frequency rough adjustment and determine the VCO (4) frequency.
(FR)L'invention concerne un synthétiseur à boucle à verrouillage de phase (PLL) (1), composé d'un détecteur de phase (2), d'au moins un filtre commutable (3), d'un oscillateur (4) commandé par une tension de commande (uPLL) et d'un diviseur programmable (5). Cet oscillateur commandé par tension (VCO) (4) présente deux entrées, la tension de commande (uPLL) et une tension de sélection (uSET) étant respectivement appliquées à une première entrée et à une seconde entrée pour un réglage de fréquence approximatif, ces deux tensions déterminant la fréquence du VCO (4).
Designated States: AE, AG, AL, AM, AT, AU, AZ, BA, BB, BG, BR, BW, BY, BZ, CA, CH, CN, CO, CR, CU, CZ, DK, DM, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, HR, HU, ID, IL, IN, IS, JP, KE, KG, KM, KN, KP, KR, KZ, LC, LK, LR, LS, LT, LU, LV, LY, MA, MD, MG, MK, MN, MW, MX, MZ, NA, NG, NI, NO, NZ, OM, PG, PH, PL, PT, RO, RU, SC, SD, SE, SG, SK, SL, SM, SY, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, YU, ZA, ZM, ZW.
African Regional Intellectual Property Organization (BW, GH, GM, KE, LS, MW, MZ, NA, SD, SL, SZ, TZ, UG, ZM, ZW)
Eurasian Patent Organization (AM, AZ, BY, KG, KZ, MD, RU, TJ, TM)
European Patent Office (AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HU, IE, IS, IT, LT, LU, LV, MC, NL, PL, PT, RO, SE, SI, SK, TR)
African Intellectual Property Organization (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, ML, MR, NE, SN, TD, TG).
Publication Language: German (DE)
Filing Language: German (DE)