WIPO logo
Mobile | Deutsch | Español | Français | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Search International and National Patent Collections
World Intellectual Property Organization
Search
 
Browse
 
Translate
 
Options
 
News
 
Login
 
Help
 
Machine translation
1. (WO2006083723) METHOD AND APPARATUS FOR A REDUNDANCY APPROACH IN A PROCESSOR BASED CONTROLLER DESIGN
Latest bibliographic data on file with the International Bureau   

Pub. No.:    WO/2006/083723    International Application No.:    PCT/US2006/003022
Publication Date: 10.08.2006 International Filing Date: 31.01.2006
IPC:
G05B 19/042 (2006.01)
Applicants: HONEYWELL INTERNATIONAL INC. [US/US]; 101 Columbia Road, P.O. Box 2245, Morristown, NJ 07960 (US) (For All Designated States Except US).
LORDI, Angela, L. [US/US]; (US) (For US Only).
GERHART, Paul [US/US]; (US) (For US Only).
RUSSELL, Massey, W. [US/US]; (US) (For US Only).
GUSTIN, Jay, W. [US/US]; (US) (For US Only)
Inventors: LORDI, Angela, L.; (US).
GERHART, Paul; (US).
RUSSELL, Massey, W.; (US).
GUSTIN, Jay, W.; (US)
Agent: HOIRIIS, David; Honeywell International Inc., 101 Columbia Road, P.O. Box 2245, Morristown, NJ 07960 (US)
Priority Data:
11/050,320 02.02.2005 US
Title (EN) METHOD AND APPARATUS FOR A REDUNDANCY APPROACH IN A PROCESSOR BASED CONTROLLER DESIGN
(FR) METHODE ET APPAREIL POUR UNE APPROCHE REDONDANTE DANS UN CONCEPT DE CONTROLEUR FONDE SUR UN PROCESSEUR
Abstract: front page image
(EN)A system (20) for handling data of a process with a primary controller (30) and a redundant controller (40). The primary controller (30) includes a primary processor that is operable to perform tracking data tasks by using a low speed bus to cooperate with a tracker controller (32) for storage of tracking data in a tracker memory. The primary processor is further operable to perform other tasks by using a high speed bus in cooperation with a primary memory (32). The second bus (37) has an operating rate considerably higher (for example, a factor of two or more) than that of the first bus (38).
(FR)L'invention concerne un système (20) pour traiter les données d'un procédé à l'aide d'un contrôleur primaire (30) et d'un contrôleur redondant (40). Le contrôleur primaire (30) comprend un processeur primaire permettant d'effectuer le traçage des tâches de données, au moyen d'un bus à faible vitesse pour coopérer avec un contrôleur de traçage (32) pour le stockage de données de traçage dans une mémoire de traçage. Le processeur primaire permet également d'effectuer d'autres tâches au moyen d'un bus haute vitesse en coopération avec une mémoire primaire (32). Le second bus (37) présente une vitesse d'exploitation considérablement plus élevée (par exemple, d'au moins un facteur de deux) que celle du premier bus (38).
Designated States: AE, AG, AL, AM, AT, AU, AZ, BA, BB, BG, BR, BW, BY, BZ, CA, CH, CN, CO, CR, CU, CZ, DE, DK, DM, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, HR, HU, ID, IL, IN, IS, JP, KE, KG, KM, KN, KP, KR, KZ, LC, LK, LR, LS, LT, LU, LV, LY, MA, MD, MG, MK, MN, MW, MX, MZ, NA, NG, NI, NO, NZ, OM, PG, PH, PL, PT, RO, RU, SC, SD, SE, SG, SK, SL, SM, SY, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, YU, ZA, ZM, ZW.
African Regional Intellectual Property Organization (BW, GH, GM, KE, LS, MW, MZ, NA, SD, SL, SZ, TZ, UG, ZM, ZW)
Eurasian Patent Organization (AM, AZ, BY, KG, KZ, MD, RU, TJ, TM)
European Patent Office (AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HU, IE, IS, IT, LT, LU, LV, MC, NL, PL, PT, RO, SE, SI, SK, TR)
African Intellectual Property Organization (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, ML, MR, NE, SN, TD, TG).
Publication Language: English (EN)
Filing Language: English (EN)