WIPO logo
Mobile | Deutsch | Español | Français | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Search International and National Patent Collections
World Intellectual Property Organization
Search
 
Browse
 
Translate
 
Options
 
News
 
Login
 
Help
 
Machine translation
1. (WO2006082648) CLOCK BUFFER
Latest bibliographic data on file with the International Bureau   

Pub. No.:    WO/2006/082648    International Application No.:    PCT/JP2005/001695
Publication Date: 10.08.2006 International Filing Date: 04.02.2005
IPC:
H03K 5/01 (2006.01), G06F 1/04 (2006.01), H03H 11/04 (2006.01)
Applicants: FUJITSU LIMITED [JP/JP]; 1-1, Kamikodanaka 4-chome Nakahara-ku, Kawasaki-shi Kanagawa 2118588 (JP) (For All Designated States Except US).
KIBUNE, Masaya [JP/JP]; (JP) (For US Only)
Inventors: KIBUNE, Masaya; (JP)
Agent: HATTORI, Kiyoshi; HATTORI PATENT OFFICE GE EDISON Bldg. Hachioji, 9-8, Azuma-cho Hachioji-shi, Tokyo 1920082 (JP)
Priority Data:
Title (EN) CLOCK BUFFER
(FR) CIRCUIT TAMPON D'HORLOGE
(JA) クロックバッファ
Abstract: front page image
(EN)Noise the frequency of which is lower than a clock frequency is reduced, while DC components included in the clock are suppressed. A clock buffer (1) has a frequency characteristic of bandpass type, and its passband includes the fundamental frequency (f0) of a clock (CLK1). Additionally, its gain is so adapted as to attenuate signals the frequencies of which are lower than the passband; namely, its gain is smaller than 0 dB. In this way, the clock buffer (1) can output a clock (CLK2) in which the noise the frequency of which is lower than the fundamental frequency (f0) of the clock (CLK1) has been reduced and in which the DC components (offset voltages) included in the clock (CLK1) have been suppressed.
(FR)L'invention se rapporte à un bruit qui est réduit, dont la fréquence est inférieure à une fréquence d'horloge, alors que les composantes continues incluses dans l'horloge sont supprimées. Un circuit tampon d'horloge (1) présente une caractéristique de fréquence du type passe bande et sa bande passante inclut la fréquence fondamentale (f0) d'une horloge (CLK1). De plus, son gain est conçu de façon à atténuer les signaux dont la fréquence est inférieure à la bande passante, à savoir que son gain est inférieur à 0 dB. De cette manière, le circuit tampon d'horloge (1) peut fournir en sortie une horloge (CLK2) dans laquelle le bruit, dont la fréquence est inférieure à la fréquence fondamentale (f0) de l'horloge (CLK1), a été réduit et dans lequel les composantes continues (les tensions de décalage) incluses dans l'horloge (CLK1) ont été supprimées.
(JA) クロック周波数より低い周波数のノイズを低減し、かつ、クロックに含まれる直流成分を抑制する。  クロックバッファ(1)は、帯域通過型の周波数特性を有し、通過帯域がクロック(CLK1)の基本周波数(f0)を含むようになっている。また、通過帯域より低い周波数では、信号を減衰させる利得、つまり、0dBより小さい利得となっている。これによって、クロック(CLK1)の基本周波数(f0)より低い周波数のノイズを低減したクロック(CLK2)を出力することができる。また、クロック(CLK1)に含まれる直流成分(オフセット電圧)を抑制したクロック(CLK2)を出力することができる。
Designated States: AE, AG, AL, AM, AT, AU, AZ, BA, BB, BG, BR, BW, BY, BZ, CA, CH, CN, CO, CR, CU, CZ, DE, DK, DM, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, HR, HU, ID, IL, IN, IS, JP, KE, KG, KP, KR, KZ, LC, LK, LR, LS, LT, LU, LV, MA, MD, MG, MK, MN, MW, MX, MZ, NA, NI, NO, NZ, OM, PG, PH, PL, PT, RO, RU, SC, SD, SE, SG, SK, SL, SM, SY, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, YU, ZA, ZM, ZW.
African Regional Intellectual Property Organization (BW, GH, GM, KE, LS, MW, MZ, NA, SD, SL, SZ, TZ, UG, ZM, ZW)
Eurasian Patent Organization (AM, AZ, BY, KG, KZ, MD, RU, TJ, TM)
European Patent Office (AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HU, IE, IS, IT, LT, LU, MC, NL, PL, PT, RO, SE, SI, SK, TR)
African Intellectual Property Organization (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, ML, MR, NE, SN, TD, TG).
Publication Language: Japanese (JA)
Filing Language: Japanese (JA)