WIPO logo
Mobile | Deutsch | Español | Français | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Search International and National Patent Collections
World Intellectual Property Organization
Search
 
Browse
 
Translate
 
Options
 
News
 
Login
 
Help
 
Machine translation
1. (WO2006082538) DATA PROCESSING SYSTEM AND METHOD FOR ACCESSING AN ELECTRONIC RESOURCE
Latest bibliographic data on file with the International Bureau   

Pub. No.:    WO/2006/082538    International Application No.:    PCT/IB2006/050253
Publication Date: 10.08.2006 International Filing Date: 24.01.2006
IPC:
G06F 13/26 (2006.01)
Applicants: KONINKLIJKE PHILIPS ELECTRONICS N.V. [NL/NL]; Groenewoudseweg 1, NL-5621 BA Eindhoven (NL) (For All Designated States Except US).
KOSTELIJK, Anton, P. [NL/NL]; (NL) (For US Only)
Inventors: KOSTELIJK, Anton, P.; (NL)
Agent: PENNINGS, Johannes; NXP Semiconductors, IP Department, High Tech Campus 60, NL-5656 AG Eindhoven (NL)
Priority Data:
05100709.4 02.02.2005 EP
Title (EN) DATA PROCESSING SYSTEM AND METHOD FOR ACCESSING AN ELECTRONIC RESOURCE
(FR) SYSTEME ET PROCEDE INFORMATIQUE D'ACCES A UNE RESSOURCE ELECTRONIQUE
Abstract: front page image
(EN)The invention relates to a data processing system, comprising at least one processing unit (CPU) for processing a software routine, at least one interrupt generating unit (PUl, PU2), an electronic resource (RES), and an arbitration unit (AU) for controlling access of at least one central processing unit (CPU) to the electronic resource (RES). The interrupt generating unit (PUl, PU2) is coupled to the central processing unit (CPU) and the arbitration unit (AU) to signal the interrupt signal to the central processing unit (CPU) and the arbitration unit (AU) in order to prompt the arbitration unit (AU) to raise the central processing unit's (CPU) access rights to the electronic resource (RES) when the central processing unit (CPU) is processing a software routine in response to the interrupt signal.
(FR)La présente invention concerne un système informatique comprenant au moins un processeur (CPU) destiné au traitement d'une routine logicielle, au moins un générateur d'interruptions (PU1, PU2), une ressource électronique (RES), et une unité d'arbitrage (AU) pour gérer l'accès du processeur (CPU) à la ressource électronique (RES). Le générateur d'interruptions (PU1, PU2) est couplé au processeur (CPU) et à l'unité d'arbitrage (AU) pour signaler le signal d'interruption au processeur (CPU) et à l'unité d'arbitrage (AU) de façon à demander à l'unité d'arbitrage (AU) de relever les droits d'accès du processeur central (CPU) à la ressource électronique (RES) lorsque le processeur CPU) est en train de traiter une routine logicielle en réaction au signal d'interruption.
Designated States: AE, AG, AL, AM, AT, AU, AZ, BA, BB, BG, BR, BW, BY, BZ, CA, CH, CN, CO, CR, CU, CZ, DE, DK, DM, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, HR, HU, ID, IL, IN, IS, JP, KE, KG, KM, KN, KP, KR, KZ, LC, LK, LR, LS, LT, LU, LV, LY, MA, MD, MG, MK, MN, MW, MX, MZ, NA, NG, NI, NO, NZ, OM, PG, PH, PL, PT, RO, RU, SC, SD, SE, SG, SK, SL, SM, SY, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, YU, ZA, ZM, ZW.
African Regional Intellectual Property Organization (BW, GH, GM, KE, LS, MW, MZ, NA, SD, SL, SZ, TZ, UG, ZM, ZW)
Eurasian Patent Organization (AM, AZ, BY, KG, KZ, MD, RU, TJ, TM)
European Patent Office (AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HU, IE, IS, IT, LT, LU, LV, MC, NL, PL, PT, RO, SE, SI, SK, TR)
African Intellectual Property Organization (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, ML, MR, NE, SN, TD, TG).
Publication Language: English (EN)
Filing Language: English (EN)