WIPO logo
Mobile | Deutsch | Español | Français | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Search International and National Patent Collections
World Intellectual Property Organization
Search
 
Browse
 
Translate
 
Options
 
News
 
Login
 
Help
 
Machine translation
1. (WO2006019031) PLASMA DISPLAY PANEL AND METHOD FOR MANUFACTURING SAME
Latest bibliographic data on file with the International Bureau   

Pub. No.:    WO/2006/019031    International Application No.:    PCT/JP2005/014733
Publication Date: 23.02.2006 International Filing Date: 11.08.2005
IPC:
H01J 17/04 (2012.01), H01J 17/49 (2012.01), H01J 9/02 (2006.01)
Applicants: MATSUSHITA ELECTRIC INDUSTRIAL CO., LTD. [JP/JP]; 1006, Oaza Kadoma, Kadoma-shi, Osaka 5718501 (JP) (For All Designated States Except US).
YAMAKITA, Hiroyuki; (For US Only).
KITAGAWA, Masatoshi; (For US Only).
NISHITANI, Mikihiko; (For US Only)
Inventors: YAMAKITA, Hiroyuki; .
KITAGAWA, Masatoshi; .
NISHITANI, Mikihiko;
Agent: NAKAJIMA, Shiro; 6F, Yodogawa 5-Bankan 2-1, Toyosaki 3-chome Kita-ku, Osaka-shi Osaka 5310072 (JP)
Priority Data:
2004-237716 17.08.2004 JP
2005-095737 29.03.2005 JP
Title (EN) PLASMA DISPLAY PANEL AND METHOD FOR MANUFACTURING SAME
(FR) ÉCRAN PLASMA ET SON PROCÉDÉ DE FABRICATION
(JA) プラズマディスプレイパネルとその製造方法
Abstract: front page image
(EN)Disclosed is a plasma display panel wherein the luminous efficiency is improved by lowering the breakdown voltage and sustaining voltage. Specifically disclosed is a PDP (101) comprising a pair of substrates (110, 111) arranged opposite to each other having a discharge space between them, a plurality of display electrode pairs (104) formed on at least a part of at least either one of the substrates and having narrow bus electrodes (159, 169), a dielectric layer (107) so formed as to cover the display electrode pairs (104) and a protective layer (108) so formed as to cover the dielectric layer (107). The dielectric layer (107) has a dense film structure having a withstand voltage of not less than 1.0 × 106 [V/cm] and not more than 1.0 × 107 [V/cm].
(FR)Est présenté un écran plasma dans lequel l'efficacité lumineuse est améliorée en diminuant la tension de claquage et en alimentant la tension. Est précisément présenté un écran plasma (101) comprenant une paire de substrats (110, 111) agencés en face à face et disposant d'un espace de déchargement entre eux, plusieurs paires d'électrodes d'affichage (104) formées sur au moins une partie d'au moins l'un ou l'autre des substrats et ayant des électrodes de bus étroites (159, 169), une couche diélectrique (107) formée pour couvrir les paires d'électrode d'affichage (104) et une couche protectrice (108) formée pour couvrir la couche diélectrique (107). La couche diélectrique (107) possède une structure de film dense ayant une tension de résistance d'un minimum de 1,0 × 106 [V/cm] et d'un maximum de 1,0 × 107 [V/cm].
(JA)not available
Designated States: AE, AG, AL, AM, AT, AU, AZ, BA, BB, BG, BR, BW, BY, BZ, CA, CH, CN, CO, CR, CU, CZ, DE, DK, DM, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, HR, HU, ID, IL, IN, IS, JP, KE, KG, KM, KP, KR, KZ, LC, LK, LR, LS, LT, LU, LV, MA, MD, MG, MK, MN, MW, MX, MZ, NA, NG, NI, NO, NZ, OM, PG, PH, PL, PT, RO, RU, SC, SD, SE, SG, SK, SL, SM, SY, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, YU, ZA, ZM, ZW.
African Regional Intellectual Property Organization (BW, GH, GM, KE, LS, MW, MZ, NA, SD, SL, SZ, TZ, UG, ZM, ZW)
Eurasian Patent Organization (AM, AZ, BY, KG, KZ, MD, RU, TJ, TM)
European Patent Office (AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HU, IE, IS, IT, LT, LU, LV, MC, NL, PL, PT, RO, SE, SI, SK, TR)
African Intellectual Property Organization (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, ML, MR, NE, SN, TD, TG).
Publication Language: Japanese (JA)
Filing Language: Japanese (JA)