WIPO logo
Mobile | Deutsch | Español | Français | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Search International and National Patent Collections
World Intellectual Property Organization
Search
 
Browse
 
Translate
 
Options
 
News
 
Login
 
Help
 
Machine translation
1. (WO2006016414) SIGNAL FORMING CIRCUIT, SIGNAL FORMING METHOD, AND ELECTRONIC DEVICE
Latest bibliographic data on file with the International Bureau   

Pub. No.:    WO/2006/016414    International Application No.:    PCT/JP2004/011704
Publication Date: 16.02.2006 International Filing Date: 13.08.2004
IPC:
G06F 1/04 (2006.01)
Applicants: SHEARWATER KABUSHIKI KAISHA [JP/JP]; 27-5, Yayoicho 2-chome, Nakano-ku, Tokyo 1640013 (JP) (For All Designated States Except US).
FUJIWARA, Futoshi [JP/JP]; (JP) (For US Only)
Inventors: FUJIWARA, Futoshi; (JP)
Agent: WATANABE, Akihiko; Kaimei Patent Office, Sankyo Central Plaza Building 5F, 11-8, Nishi-Nippori 5-chome, Arakawa-ku, Tokyo 1160013 (JP)
Priority Data:
Title (EN) SIGNAL FORMING CIRCUIT, SIGNAL FORMING METHOD, AND ELECTRONIC DEVICE
(FR) CIRCUIT DE FORMATION DE SIGNAL, PROCÉDÉ DE FORMATION DE SIGNAL ET DISPOSITIF ÉLECTRONIQUE
(JA) 信号形成回路、信号形成方法及び電子機器
Abstract: front page image
(EN)A signal forming circuit for forming an output signal in which EMI can be reduced, comprising a modulating signal generating part (3) and a clock modulating part (2). The modulating signal generating part (3) includes a reference signal producing part (33) for outputting a modulating signal that is a reference signal serving as a reference used for producing an ultimate modulating signal; and first and second sub-modulating signal producing parts (31,32) for outputting first and second sub-modulating signals. The modulating signal generating part (3) modulates the modulating signal by use of the first and second sub-modulating signals to output the ultimate modulating signal. The clock modulating part (2) modulates, by use of the ultimate modulating signal, a periodic signal outputted from a periodic signal forming circuit (1), thereby outputting an output signal in which EMI can be reduced by reducing spectrum caused by the output signal.
(FR)Cette invention concerne un circuit de formation de signal pour former un signal de sortie dans lequel les émissions EMI peuvent être réduites, comportant une partie de génération de signal de modulation (3) et une partie de modulation d’horloge (2). La partie de génération de signal de modulation (3) comprend une partie de production de signal de référence (33) pour émettre un signal de modulation qui soit un signal de référence servant de référence pour produire un signal de modulation final ; et des premières et secondes parties de production de signal de sous modulation (31,32) pour émettre des premiers et seconds signaux de sous modulation. La partie de génération de signal de modulation (3) module le signal de modulation en utilisant les premiers et seconds signaux de sous modulation pour émettre le signal de modulation final. La partie de modulation d’horloge (2) module, en utilisant le signal de modulation final, un signal périodique émis à partir d’un circuit de formation de signal périodique (1), émettant ainsi un signal de sortie dans lequel les émissions EMI peuvent être réduites en diminuant le spectre provoqué par le signal de sortie.
(JA) 信号形成回路は、EMIを低減することが可能な出力信号を形成する回路であって、最終変調信号を生成するための基準となる基準信号である変調信号を出力する基準信号生成部(33)と第1及び第2副変調信号を出力する第1及び第2副変調信号生成部(31,32)とを備え、変調信号を第1及び第2副変調信号により変調することにより最終変調信号を出力する変調信号発生部(3)と、周期信号形成回路(1)から出力された周期信号を最終変調信号により変調することにより、当該出力信号に起因するスペクトルを低減することによりEMIを低減することが可能な出力信号を出力するクロック変調部(2)とを備える。  
Designated States: AE, AG, AL, AM, AT, AU, AZ, BA, BB, BG, BR, BW, BY, BZ, CA, CH, CN, CO, CR, CU, CZ, DE, DK, DM, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, HR, HU, ID, IL, IN, IS, JP, KE, KG, KP, KR, KZ, LC, LK, LR, LS, LT, LU, LV, MA, MD, MG, MK, MN, MW, MX, MZ, NA, NI, NO, NZ, OM, PG, PH, PL, PT, RO, RU, SC, SD, SE, SG, SK, SL, SY, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, YU, ZA, ZM, ZW.
African Regional Intellectual Property Organization (BW, GH, GM, KE, LS, MW, MZ, NA, SD, SL, SZ, TZ, UG, ZM, ZW)
Eurasian Patent Organization (AM, AZ, BY, KG, KZ, MD, RU, TJ, TM)
European Patent Office (AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HU, IE, IT, LU, MC, NL, PL, PT, RO, SE, SI, SK, TR)
African Intellectual Property Organization (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, ML, MR, NE, SN, TD, TG).
Publication Language: Japanese (JA)
Filing Language: Japanese (JA)