WIPO logo
Mobile | Deutsch | Español | Français | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Search International and National Patent Collections
World Intellectual Property Organization
Search
 
Browse
 
Translate
 
Options
 
News
 
Login
 
Help
 
Machine translation
1. (WO2006015713) LOW-LOSS VOLTAGE DIVIDER, ESPECIALLY FOR INTERMEDIATE CIRCUITS
Latest bibliographic data on file with the International Bureau   

Pub. No.:    WO/2006/015713    International Application No.:    PCT/EP2005/008054
Publication Date: 16.02.2006 International Filing Date: 23.07.2005
IPC:
H02M 3/06 (2006.01), G05F 1/46 (2006.01), G05F 1/613 (2006.01), H02J 7/00 (2006.01)
Applicants: BOSCH REXROTH AG [DE/DE]; Heidehofstrasse 31, 70184 Stuttgart (DE) (For All Designated States Except US).
LAMPARTER, Jürgen [DE/DE]; (DE) (For US Only)
Inventors: LAMPARTER, Jürgen; (DE)
Priority Data:
10 2004 038 534.3 06.08.2004 DE
Title (DE) VERLUSTARMER SPANNUNGSTEILER, INSBESONDERE FÜR ZWISCHENKREISE
(EN) LOW-LOSS VOLTAGE DIVIDER, ESPECIALLY FOR INTERMEDIATE CIRCUITS
(FR) DIVISEUR DE TENSION A FAIBLES PERTES, NOTAMMENT POUR DES CIRCUITS INTERMEDIAIRES
Abstract: front page image
(DE)Spannungsteiler (1) mit einer zwischen den Potentialen (P1, P2) einer Betriebsspannungsquelle angeordneten Reihenschaltung von Kapazitäten (Cl, C2), der eine verlustarme und kostengünstige Realisierung herbei führt, wobei zwischen den Potentialen (P1, P2) der Betriebsspannungsquelle zwei in Reihe geschaltete Transistoren (T1, T2) entgegengesetzten Leitungstyps mit verbundenen Steuereingängen (G) angeordnet sind, wobei sich zwischen den Leitungstypen (T1, T2) ein Mittelabgriff (M2) befindet und jeweils parallel zu einem Leitungstyp (T1, T2) eine Kapazität (Cl, C2) geschaltet ist, indem eine elektrisch leitende Verbindung zwischen dem Mittelabgriff (M2) der Leitungstypen (T1, T2) und dem. Mittelabgriff (M3) der Kapazitäten (C1, C2) besteht, wobei die Leitungstypen (T1, T2) so angeordnet sind, dass ein elektrischer Strom im ersten Leitungstyp (T1) den parallel zum zweiten Leitungstyp (T2) geschalteten Kondensator (C2) lädt und ein elektrischer Strom im zweiten Leitungstyp (T2) den parallel zum ersten Leitungstyp (T1) geschalteten Kondensator (Cl) lädt und die Steuereingänge (G) mittels des Steuerpotentials (P) angesteuert sind.
(EN)The invention relates to a voltage divider (1) comprising a series connection of capacitors (Cl, C2) which is arranged between the potentials (P1, P2) of an operating voltage source and enables a low-loss and cost-effective implementation. Two transistors (T1, T2) of opposing conduction types, comprising connected control inputs (G) and mounted in series, are arranged between the potentials (P1, P2) of the operating voltage source. A central tap (M2) is located between the transistors (T1, T2) and a capacitor (Cl, C2) is respectively mounted in parallel to a transistor (T1, T2), creating an electroconductive connection between the central tap (M2) of the transistors (T1, T2) and the central tap (M3) of the capacitors (C1, C2). The transistors (T1, T2) are arranged in such a way that an electrical current in the first transistor (T1) charges the capacitor (C2) mounted in parallel with the second transistor (T2), and an electrical current in the second transistor (T2) charges the capacitor (Cl) mounted in parallel with the first transistor (T1), and the control inputs (G) are controlled by means of the control potential (P).
(FR)L'invention concerne un diviseur de tension (1) comportant un montage en série de condensateurs électriques (C1, C2) situé entre les potentiels (P1, P2) d'une source de tension de service, ce diviseur de tension permettant une réalisation économique et à faibles pertes. Deux transistors (T1, T2) montés en série, de types de conductivité opposés, comportant des entrées de commande (G) raccordées sont placés entre les potentiels (P1, P2) de la source de tension de service. Une prise centrale (M2) se trouve entre les transistors (T1, T2). Un condensateur (C1, C2) est monté respectivement en parallèle à un transistor (T1,T2), la prise centrale (M2) des transistors (T1, T2) étant connectée de manière électroconductrice à la prise centrale (M3) des condensateurs (C1, C2). Les transistors (T1, T2) sont placés de sorte qu'un courant électrique dans le premier transistor (T1) charge le condensateur (C2) monté en parallèle au deuxième transistor (T2), un courant électrique dans le deuxième transistor (T2) charge le condensateur (C1) monté en parallèle au premier transistor (T1) et les entrées de commande (G) sont commandées au moyen du potentiel de commande (P).
Designated States: AE, AG, AL, AM, AT, AU, AZ, BA, BB, BG, BR, BW, BY, BZ, CA, CH, CN, CO, CR, CU, CZ, DK, DM, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, HR, HU, ID, IL, IN, IS, JP, KE, KG, KM, KP, KR, KZ, LC, LK, LR, LS, LT, LU, LV, MA, MD, MG, MK, MN, MW, MX, MZ, NA, NG, NI, NO, NZ, OM, PG, PH, PL, PT, RO, RU, SC, SD, SE, SG, SK, SL, SM, SY, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, YU, ZA, ZM, ZW.
African Regional Intellectual Property Organization (BW, GH, GM, KE, LS, MW, MZ, NA, SD, SL, SZ, TZ, UG, ZM, ZW)
Eurasian Patent Organization (AM, AZ, BY, KG, KZ, MD, RU, TJ, TM)
European Patent Office (AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HU, IE, IS, IT, LT, LU, LV, MC, NL, PL, PT, RO, SE, SI, SK, TR)
African Intellectual Property Organization (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, ML, MR, NE, SN, TD, TG).
Publication Language: German (DE)
Filing Language: German (DE)