WIPO logo
Mobile | Deutsch | Español | Français | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Search International and National Patent Collections
World Intellectual Property Organization
Search
 
Browse
 
Translate
 
Options
 
News
 
Login
 
Help
 
Machine translation
1. (WO2006012272) RATIOMETRIC CLOCK SYSTEMS FOR INTEGRATED RECEIVERS AND ASSOCIATED METHODS
Latest bibliographic data on file with the International Bureau   

Pub. No.:    WO/2006/012272    International Application No.:    PCT/US2005/022402
Publication Date: 02.02.2006 International Filing Date: 23.06.2005
IPC:
H04B 1/30 (2006.01)
Applicants: SILICON LABORATORIES INC. [US/US]; 4635 Boston Lane, Austin, TX 78735 (US) (For All Designated States Except US).
TUTTLE, G. Tyson [US/US]; (US) (For US Only).
WELLAND, David R. [US/US]; (US) (For US Only).
WILLINGHAM, Scott D. [US/US]; (US) (For US Only)
Inventors: TUTTLE, G. Tyson; (US).
WELLAND, David R.; (US).
WILLINGHAM, Scott D.; (US)
Agent: PETERMAN, Brian, W.; O'Keefe, Egan & Peterman, LLP, 1101 Capital of Texas Highway S., Building C, Suite 200, Austin, TX 78746 (US)
Priority Data:
10/880,483 30.06.2004 US
Title (EN) RATIOMETRIC CLOCK SYSTEMS FOR INTEGRATED RECEIVERS AND ASSOCIATED METHODS
(FR) SYSTEMES D'HORLOGE LOGOMETRIQUES POUR RECEPTEURS INTEGRES ET PROCEDES ASSOCIES
Abstract: front page image
(EN)A ratiometric clock system for an integrated receiver and associated method are disclosed that provide an advantageous solution for combining digital signal processing (DSP) circuitry on the same integrated circuit as mixer and local oscillator (LO) generation circuitry. The generation circuitry generates an oscillation signal that is passed through a first divider to generate mixing signals for the mixer and that is passed through a second divider to generate a digital clock signal that is utilized by the DSP circuitry. This digital clock signal can be utilized by integrated analog-to-digital conversion circuitry, as well.
(FR)L'invention concerne un système d'horloge logométrique pour un récepteur intégré ainsi qu'un procédé associé qui apportent une solution avantageuse permettant de combiner des circuits de traitement numérique des signaux (DSP) sur le même circuit intégré que les circuits de génération du mélangeur et de l'oscillateur local (LO). Les circuits de génération génèrent un signal d'oscillation qui est transmis à travers un premier diviseur afin de générer des signaux de mélange pour le mélangeur et qui est transmis à travers un second diviseur afin de générer des signaux un signal d'horloge numérique qui est utilisé par les circuits DSP. Ce signal d'horloge numérique peut également être utilisé par les circuits intégrés de conversion analogique-numérique.
Designated States: AE, AG, AL, AM, AT, AU, AZ, BA, BB, BG, BR, BW, BY, BZ, CA, CH, CN, CO, CR, CU, CZ, DE, DK, DM, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, HR, HU, ID, IL, IN, IS, JP, KE, KG, KM, KP, KR, KZ, LC, LK, LR, LS, LT, LU, LV, MA, MD, MG, MK, MN, MW, MX, MZ, NA, NG, NI, NO, NZ, OM, PG, PH, PL, PT, RO, RU, SC, SD, SE, SG, SK, SL, SM, SY, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, YU, ZA, ZM, ZW.
African Regional Intellectual Property Organization (BW, GH, GM, KE, LS, MW, MZ, NA, SD, SL, SZ, TZ, UG, ZM, ZW)
Eurasian Patent Organization (AM, AZ, BY, KG, KZ, MD, RU, TJ, TM)
European Patent Office (AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HU, IE, IS, IT, LT, LU, MC, NL, PL, PT, RO, SE, SI, SK, TR)
African Intellectual Property Organization (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, ML, MR, NE, SN, TD, TG).
Publication Language: English (EN)
Filing Language: English (EN)