WIPO logo
Mobile | Deutsch | Español | Français | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Search International and National Patent Collections
World Intellectual Property Organization
Search
 
Browse
 
Translate
 
Options
 
News
 
Login
 
Help
 
Machine translation
1. (WO2005114845) METHOD AND APPARATUS FOR SYNCHRONIZING A CLOCK GENERATOR IN THE PRESENCE OF JITTERY CLOCK SOURCES
Latest bibliographic data on file with the International Bureau   

Pub. No.:    WO/2005/114845    International Application No.:    PCT/US2005/015843
Publication Date: 01.12.2005 International Filing Date: 05.05.2005
IPC:
H03K 3/00 (2006.01)
Applicants: THOMSON LICENSING [FR/FR]; 46 Quai A. Le Gallo, F-92100 Boulogne-Billancourt (FR) (For All Designated States Except US).
EDDE, Gabriel Alfred [US/US]; (US) (For US Only)
Inventors: EDDE, Gabriel Alfred; (US)
Agent: TRIPOLI, Joseph, S.; c/o THOMSON Licensing Inc., Two Independence Way, Suite 200, Princeton, New Jersey 08540 (US)
Priority Data:
60/570,604 13.05.2004 US
Title (EN) METHOD AND APPARATUS FOR SYNCHRONIZING A CLOCK GENERATOR IN THE PRESENCE OF JITTERY CLOCK SOURCES
(FR) PROCEDE ET APPAREIL POUR SYNCHRONISER UN GENERATEUR D'HORLOGE EN PRESENCE DE SOURCES D'HORLOGE INSTABLES
Abstract: front page image
(EN)There are provided, in a clock generator for generating a plurality of output clock signals, an apparatus and method for synchronizing the clock generator to an input reference clock in the presence of a jittery input clock provided to the clock generator from a PLL. The clock generator and the PLL each have a divider with the same ratio. The apparatus includes a synchronizer (205) and a state machine (210). The synchronizer receives the input reference clock and the jittery input clock, and generates there from a synchronized input clock signal with respect to the jittery input clock. The state machine receives the synchronized input clock signal and the jittery input clock, synchronizes with the synchronized input clock signal using the jittery input clock, and abstains from a re-synchronizing operation when the jittery input clock has a jitter of up to a pre-defined maximum number of clock widths.
(FR)L'invention concerne un appareil et un procédé pour synchroniser le générateur d'horloge à une horloge de référence d'entrée en présence d'une horloge d'entrée instable fournie au générateur d'horloge par une boucle à phase asservie. Le générateur d'horloge et la boucle à phase asservie comprennent chacun un diviseur avec le même taux. L'appareil comprend un synchroniseur (205) et une machine d'état (210). Le synchroniseur reçoit l'horloge d'entrée de référence et l'horloge d'entrée instable et génère un signal d'horloge synchronisé par rapport au signal d'horloge de référence. La machine d'état reçoit le signal d'horloge synchronisé et l'horloge d'entrée instable, effectue une synchronisation avec le signal d'horloge en utilisant le signal d'horloge instable et s'abstient d'une opération de resynchronisation lorsque l'horloge d'entrée instable présente une instabilité allant jusqu'à un nombre prédéterminé de largeurs d'horloge.
Designated States: AE, AG, AL, AM, AT, AU, AZ, BA, BB, BG, BR, BW, BY, BZ, CA, CH, CN, CO, CR, CU, CZ, DE, DK, DM, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, HR, HU, ID, IL, IN, IS, JP, KE, KG, KM, KP, KR, KZ, LC, LK, LR, LS, LT, LU, LV, MA, MD, MG, MK, MN, MW, MX, MZ, NA, NI, NO, NZ, OM, PG, PH, PL, PT, RO, RU, SC, SD, SE, SG, SK, SL, SM, SY, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, YU, ZA, ZM, ZW.
African Regional Intellectual Property Organization (BW, GH, GM, KE, LS, MW, MZ, NA, SD, SL, SZ, TZ, UG, ZM, ZW)
Eurasian Patent Organization (AM, AZ, BY, KG, KZ, MD, RU, TJ, TM)
European Patent Office (AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HU, IE, IS, IT, LT, LU, MC, NL, PL, PT, RO, SE, SI, SK, TR)
African Intellectual Property Organization (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, ML, MR, NE, SN, TD, TG).
Publication Language: English (EN)
Filing Language: English (EN)