WIPO logo
Mobile | Deutsch | Español | Français | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Search International and National Patent Collections
World Intellectual Property Organization
Search
 
Browse
 
Translate
 
Options
 
News
 
Login
 
Help
 
Machine translation
1. (WO2005114498) LSI LAYOUT APPARATUS, AND METHOD AND PROGRAM THEREOF
Latest bibliographic data on file with the International Bureau   

Pub. No.:    WO/2005/114498    International Application No.:    PCT/JP2005/009359
Publication Date: 01.12.2005 International Filing Date: 23.05.2005
IPC:
G06F 17/50 (2006.01), H01L 21/82 (2006.01)
Applicants: Honda Motor Co., Ltd. [JP/JP]; 1-1, Minamiaoyama 2-chome, Minato-ku, Tokyo 1078556 (JP) (For All Designated States Except US).
IMAMURA, Yoshihiko [JP/JP]; (JP) (For US Only)
Inventors: IMAMURA, Yoshihiko; (JP)
Agent: SHIGA, Masatake; 2-3-1, Yaesu, Chuo-ku, Tokyo 1048453 (JP)
Priority Data:
2004-153148 24.05.2004 JP
Title (EN) LSI LAYOUT APPARATUS, AND METHOD AND PROGRAM THEREOF
(FR) APPAREIL D’AGENCEMENT LSI ET PROCÉDÉ ET PROGRAMME POUR CELUI-CI
(JA) LSIレイアウト装置及びその方法並びにプログラム
Abstract: front page image
(EN)An LSI layout apparatus is provided with a layout database for storing pattern data of circuit layout patterns, an editing buffer for storing the read pattern data, a design table which is provided for each circuit design for storing design information indicating the editing buffer wherein the pattern data is stored, a display table for storing display information of the circuit layout pattern to be displayed, and a display part, which reads out a circuit layout pattern layer from the design information from the editing buffer and displays the pattern data of each layer. The LSI layout apparatus adds identification information to each layer unit.
(FR)Un appareil d’agencement LSI est fourni avec une base de données d’agencement pour stocker les données des motifs de motifs d'agencement des circuits, un tampon d'édition pour stocker les données des motifs de lecture, un tableau de conception qui est fourni pour chaque conception de circuit pour stocker des informations de conception indiquant au tampon d’édition où sont stockées les données des motifs, un tableau d’affichage pour stocker les informations d’affichage du motif d’agencement des circuits à afficher, et une partie affichage, qui lit une couche de motifs d’agencement de circuits à partir des informations de conception dans le tampon d’édition et affiche les données des motifs de chaque couche. L’appareil d’agencement LSI ajoute des informations d’identification à chaque unité de couche.
(JA) 本発明のLSIレイアウト装置は、回路レイアウトパターンのパターンデータを記憶するレイアウトデータベースと、読み込まれたパターンデータを記憶するエディティングバッファと、回路デザイン毎に設けられた、パターンデータの記憶されたエディティングバッファを示すデザイン情報が記憶されたデザインテーブルと、表示する回路レイアウトパターンのディスプレイ情報を記憶するディスプレイテーブルと、デザイン情報から回路レイアウトパターンのレイヤをエディティングバッファから読み出し、この各レイヤのパターンデータを表示する表示部とを有し、各レイヤ単位に識別情報を付与する。
Designated States: AE, AG, AL, AM, AT, AU, AZ, BA, BB, BG, BR, BW, BY, BZ, CA, CH, CN, CO, CR, CU, CZ, DE, DK, DM, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, HR, HU, ID, IL, IN, IS, KE, KG, KM, KP, KR, KZ, LC, LK, LR, LS, LT, LU, LV, MA, MD, MG, MK, MN, MW, MX, MZ, NA, NG, NI, NO, NZ, OM, PG, PH, PL, PT, RO, RU, SC, SD, SE, SG, SK, SL, SM, SY, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, YU, ZA, ZM, ZW.
African Regional Intellectual Property Organization (BW, GH, GM, KE, LS, MW, MZ, NA, SD, SL, SZ, TZ, UG, ZM, ZW)
Eurasian Patent Organization (AM, AZ, BY, KG, KZ, MD, RU, TJ, TM)
European Patent Office (AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HU, IE, IS, IT, LT, LU, MC, NL, PL, PT, RO, SE, SI, SK, TR)
African Intellectual Property Organization (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, ML, MR, NE, SN, TD, TG).
Publication Language: Japanese (JA)
Filing Language: Japanese (JA)