WIPO logo
Mobile | Deutsch | Español | Français | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Search International and National Patent Collections
World Intellectual Property Organization
Search
 
Browse
 
Translate
 
Options
 
News
 
Login
 
Help
 
Machine translation
1. (WO2005111758) METHOD AND CIRCUIT FOR ACTIVE POWER FACTOR CORRECTION
Latest bibliographic data on file with the International Bureau   

Pub. No.:    WO/2005/111758    International Application No.:    PCT/IT2004/000280
Publication Date: 24.11.2005 International Filing Date: 18.05.2004
Chapter 2 Demand Filed:    16.12.2005    
IPC:
G05F 1/70 (2006.01), H02M 1/00 (2007.01), H05B 41/28 (2006.01)
Applicants: STMICROELECTRONICS S.R.L. [IT/IT]; Via C. Olivetti, 2, I-20041 Agrate Brianza (Milano) (IT) (For All Designated States Except US).
SCOLLO, Rosario [IT/IT]; (IT) (For US Only).
LEO, Santina [IT/IT]; (IT) (For US Only)
Inventors: SCOLLO, Rosario; (IT).
LEO, Santina; (IT)
Agent: BOTTI, Mario; Botti & Ferrari S.r.l., Via Locatelli, 5, I-20124 Milano (IT)
Priority Data:
Title (EN) METHOD AND CIRCUIT FOR ACTIVE POWER FACTOR CORRECTION
(FR) PROCEDE ET CELLULE PERMETTANT DE COMMANDER LE FACTEUR DE PUISSANCE D'UNE LIGNE D'ALIMENTATION ELECTRIQUE
Abstract: front page image
(EN)A method for controlling the power factor of a power supply line is described, the method using a control cell connected to the power supply line. Advantageously according to the invention, the power factor control is performed by modulating the conduction time of a bipolar transistor (TB1) comprised in the control cell and by regulating this modulation of the conduction time by feedback-driving a control terminal (B1) of the bipolar transistor (TB1). A circuit for controlling the power factor of a power supply line is also described, of the type comprising a first and second input terminal (I1, I2) connected to the power supply line, as well as a first and second output terminal (O1, O2) connected to a load. Advantageously according to the invention, the control circuit comprises a power factor control cell (15) and a regulation block (16) feedback-connected thereto. The power factor control cell (15) comprising a bipolar transistor (TB1) inserted between the first and second input terminals (I1, I2) and having a control terminal (B1) connected to an output terminal (O4) of the regulation block (16), comprising in turn at least a supplementary transistor (Q2) having a conduction terminal connected to the output terminal (O4) to reduce the charges in the control terminal (B1) of the bipolar transistor (TB1).
(FR)La présente invention concerne un procédé permettant de commander le facteur de puissance d'une ligne d'alimentation électrique. Ce procédé utilise un circuit de commande comprenant une cellule de commande de facteur de puissance connectée à une alimentation électrique. Selon cette invention, la commande de facteur de puissance est effectuée par modulation du temps de conduction d'un transistor bipolaire (TB1) compris dans la cellule de commande et la régulation de cette modulation du temps de conduction par attaque en retour d'une borne de commande (B1) ou du transistor bipolaire (TB1). Cette invention concerne aussi un circuit de commande de facteur de puissance d'une ligne d'alimentation électrique, d'un type comprenant une première une seconde borne d'entrée (11, 12) connectées à l'alimentation électrique, ainsi qu'une première et qu'une seconde borne de sortie (O1, O2) connectées à une charge. Selon cette invention, le circuit de commande comprend une cellule de commande de facteur puissance (15) et un bloc de régulation (16) connecté en retour sur celle-ci, cette cellule de commande de facteur de puissance (15) comprenant un transistor bipolaire (TB1) introduit entre la première une seconde borne d'entrée (11, 12) et possédant une borne de commande (B1) connectée à une borne de sortie (O4) du bloc de régulation (16), comprenant à son tour au moins un transistor supplémentaire (Q2) possédant une borne de conduction connectée à la borne de sortie (O4) de façon à réduire les charges dans la borne de commande (B1) du transistor bipolaire (TB1).
Designated States: AE, AG, AL, AM, AT, AU, AZ, BA, BB, BG, BR, BW, BY, BZ, CA, CH, CN, CO, CR, CU, CZ, DE, DK, DM, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, HR, HU, ID, IL, IN, IS, JP, KE, KG, KP, KR, KZ, LC, LK, LR, LS, LT, LU, LV, MA, MD, MG, MK, MN, MW, MX, MZ, NA, NI, NO, NZ, OM, PG, PH, PL, PT, RO, RU, SC, SD, SE, SG, SK, SL, SY, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, YU, ZA, ZM, ZW.
African Regional Intellectual Property Organization (BW, GH, GM, KE, LS, MW, MZ, NA, SD, SL, SZ, TZ, UG, ZM, ZW)
Eurasian Patent Organization (AM, AZ, BY, KG, KZ, MD, RU, TJ, TM)
European Patent Office (AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HU, IE, IT, LU, MC, NL, PL, PT, RO, SE, SI, SK, TR)
African Intellectual Property Organization (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, ML, MR, NE, SN, TD, TG).
Publication Language: English (EN)
Filing Language: Italian (IT)