WIPO logo
Mobile | Deutsch | Español | Français | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Search International and National Patent Collections
World Intellectual Property Organization
Search
 
Browse
 
Translate
 
Options
 
News
 
Login
 
Help
 
Machine translation
1. (WO2005067185) PROGRAM CLOCK REFERENCE SYNCHRONIZATION IN MULTIMEDIA NETWORKS
Latest bibliographic data on file with the International Bureau   

Pub. No.:    WO/2005/067185    International Application No.:    PCT/US2004/041107
Publication Date: 21.07.2005 International Filing Date: 08.12.2004
IPC:
H04J 3/06 (2006.01), H04N 7/62 (2006.01)
Applicants: INTEL CORPORATION [US/US]; 2200 Mission College Boulevard, Santa Clara, CA 95052 (US) (For All Designated States Except US).
LOUKIANOV, Dmitrii [RU/US]; (US) (For US Only).
STEPHENS, Adrian [GB/GB]; (GB) (For US Only)
Inventors: LOUKIANOV, Dmitrii; (US).
STEPHENS, Adrian; (GB)
Agent: VINCENT, Lester, J.; Blakely, Sokoloff, Taylor & Zafman, 7th floor, 12400 Wilshire Boulevard, Los Angeles, CA 90025 (US)
Priority Data:
10/741,675 19.12.2003 US
Title (EN) PROGRAM CLOCK REFERENCE SYNCHRONIZATION IN MULTIMEDIA NETWORKS
(FR) SYNCHRONISATION DE REFERENCE D'HORLOGE DE PROGRAMME DANS DES RESEAUX MULTIMEDIA
Abstract: front page image
(EN)Method of program clock synchronization when distributing media information among devices through;a communication link. The processor (117) in the transmitter (110) calculates the difference between sequential samples of program clock (CFsend) and also the difference between sequential samples of network system clock (CFw1) computing a frequency proportionality coefficient K1= Difl_CFsend/Diff_CFw1 which is sent to the receiver. The processor, (137) in the receiver (130) calculates the same values like in the transmitter (110) but using the locally maintained program clock (CFreceive) and system clock (CFw2) as well a K2= Diff_CFreceive/Diff_CFw2. Processor (137) compare K1 and K2 and generate a difference signal DeltaK= K1 - K2 used to adjust the program clock of the receiver.
(FR)L'invention concerne un procédé de synchronisation de référence d'horloge de programme lors de la distribution d'informations multimédia dans des dispositifs au moyen d'une liaison de communication. Le processeur (117) situé dans l'émetteur (110) calcule la différence entre des échantillons séquentiels d'une horloge de programme (CFenvoi) ainsi que la différence entre des échantillons séquentiels d'une horloge de système de réseau (CFw1) en calculant un coefficient de proportionnalité de fréquence K1= Diff_CFenvoi/Diff_CFw1 qui est envoyé au récepteur. Le processeur situé (137) dans le récepteur (130) calcule les mêmes valeurs que celles associées à l'émetteur (110) mais au moyen de l'horloge de programme (CFréception) maintenue localement, de l'horloge du système (CFw2) et d'un coefficient K2= Diff_CFréception/Diff_CFw2. Le processeur (137) compare K1 et K2, et génère un signal de différence DeltaK= K1 - K2 servant à ajuster l'horloge de programme du récepteur.
Designated States: AE, AG, AL, AM, AT, AU, AZ, BA, BB, BG, BR, BW, BY, BZ, CA, CH, CN, CO, CR, CU, CZ, DE, DK, DM, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, HR, HU, ID, IL, IN, IS, JP, KE, KG, KP, KR, KZ, LC, LK, LR, LS, LT, LU, LV, MA, MD, MG, MK, MN, MW, MX, MZ, NA, NI, NO, NZ, OM, PG, PH, PL, PT, RO, RU, SC, SD, SE, SG, SK, SL, SY, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, YU, ZA, ZM, ZW.
African Regional Intellectual Property Organization (BW, GH, GM, KE, LS, MW, MZ, NA, SD, SL, SZ, TZ, UG, ZM, ZW)
Eurasian Patent Organization (AM, AZ, BY, KG, KZ, MD, RU, TJ, TM)
European Patent Office (AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HU, IE, IS, IT, LT, LU, MC, NL, PL, PT, RO, SE, SI, SK, TR)
African Intellectual Property Organization (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, ML, MR, NE, SN, TD, TG).
Publication Language: English (EN)
Filing Language: English (EN)