WIPO logo
Mobile | Deutsch | Español | Français | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Search International and National Patent Collections
World Intellectual Property Organization
Search
 
Browse
 
Translate
 
Options
 
News
 
Login
 
Help
 
Machine translation
1. (WO2005066807) MICROCOMPUTER AND DATA RECEIVING METHOD
Latest bibliographic data on file with the International Bureau   

Pub. No.:    WO/2005/066807    International Application No.:    PCT/JP2003/016855
Publication Date: 21.07.2005 International Filing Date: 26.12.2003
Chapter 2 Demand Filed:    26.12.2003    
IPC:
G06F 9/48 (2006.01), G06F 13/00 (2006.01)
Applicants: RENESAS TECHNOLOGY CORP. [JP/JP]; 4-1, Marunouchi 2-chome, Chiyoda-ku, Tokyo 100-6334 (JP) (For All Designated States Except US).
TAKAHASHI, Junichiro [JP/JP]; (JP) (For US Only)
Inventors: TAKAHASHI, Junichiro; (JP)
Agent: TAMAMURA, Shizuyo; Room 901, Yamashiro Building, 1, Kanda Ogawamachi, 1-chome, Chiyoda-ku, Tokyo 101-0052 (JP)
Priority Data:
Title (EN) MICROCOMPUTER AND DATA RECEIVING METHOD
(FR) MICRO-ORDINATEUR ET PROCEDE DE RECEPTION DE DONNEES
(JA) マイクロコンピュータ及びデータ受信方法
Abstract: front page image
(EN)A microcomputer (1), which includes a central processing unit (2), a RAM (7) and a ROM (6), is formed in a single semiconductor chip. The ROM has stored therein an operating system, application programs, and TCP/IP processing programs that can be invoked from the application programs to be executed. The TCP/IP processing programs include processing programs of connection request, event waiting, data transmission and disconnection. When the central processing unit requires packet data by reading a portion of the packet data into the RAM in response to a data reception interrupt during execution of a processing program of event waiting, it starts up from the event waiting state to execute an application program to further import the corresponding packet data into the RAM.
(FR)L'invention concerne un micro-ordinateur (1) qui comprend une unité centrale (2), une mémoire RAM (7) et une mémoire ROM (6), et qui est formé dans une seule puce à semi-conducteurs. La mémoire ROM stocke un système d'exploitation, des programmes d'application, et des programmes TCP/IP pouvant être appelés par les programmes d'application à exécuter. Les programmes de traitement TCP/IP comprennent des programmes de traitement de demande de connexion, d'attente d'événement, de transmission de données et de déconnexion. Lorsque l'unité centrale demande des paquets de données par lecture d'une partie des paquets de données situés dans la mémoire RAM en réponse à une interruption de réception de données pendant l'exécution d'un programme de traitement de l'attente d'événement, elle démarre à partir de l'état d'attente d'événement afin d'exécuter un programme d'application pour importer les paquets de données correspondants dans la RAM.
(JA) マイクロコンピュータ(1)は、中央処理装置(2)、RAM(7)及びROM(6)を含み1個の半導体チップに形成され、前記ROMはオペレーティングシステムと、アプリケーションプログラムと、前記アプリケーションプログラムから呼び出されて実行されるTCP/IP用処理プログラムとが格納され、前記TCP/IP用処理プログラムは、接続要求、イベント待ち、データ送信、及び接続切断の処理プログラムを有する。前記中央処理装置は、イベント待ちの処理プログラムの実行中にデータ受信割込みに応答してパケットデータの一部をRAMに読み込み当該パケットデータを必要とするときはイベント待ち状態から起床し、アプリケーションプログラムを実行して対応するパケットデータを更にRAMに取り込む。
Designated States: CN, JP, KR, SG, US.
European Patent Office (AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HU, IE, IT, LU, MC, NL, PT, RO, SE, SI, SK, TR).
Publication Language: Japanese (JA)
Filing Language: Japanese (JA)