WIPO logo
Mobile | Deutsch | Español | Français | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Search International and National Patent Collections
World Intellectual Property Organization
Search
 
Browse
 
Translate
 
Options
 
News
 
Login
 
Help
 
Machine translation
1. (WO2005064585) IMAGE SIGNAL PROCESSING APPARATUS AND IMAGE SIGNAL PROCESSING METHOD
Latest bibliographic data on file with the International Bureau   

Pub. No.:    WO/2005/064585    International Application No.:    PCT/JP2004/019696
Publication Date: 14.07.2005 International Filing Date: 22.12.2004
IPC:
H04N 1/41 (2006.01)
Applicants: MATSUSHITA ELECTRIC INDUSTRIAL CO., LTD. [JP/JP]; 1006, Oaza Kadoma, Kadoma-shi Osaka 5718501 (JP) (For All Designated States Except US).
YAMADA, Kazuhiro; (For US Only)
Inventors: YAMADA, Kazuhiro;
Agent: IWAHASHI, Fumio; c/o Matsushita Electric Industrial Co., Ltd. 1006, Oaza Kadoma Kadoma-shi, Osaka 5718501 (JP)
Priority Data:
2003-433153 26.12.2003 JP
Title (EN) IMAGE SIGNAL PROCESSING APPARATUS AND IMAGE SIGNAL PROCESSING METHOD
(FR) APPAREIL ET PROCEDE DE TRAITEMENT DE SIGNAUX IMAGES
(JA) 画像信号処理装置および画像信号処理方法
Abstract: front page image
(EN)A first adder circuit (101) adds an input image signal of a pixel of interest to each of values obtained by multiplying display errors of three pixels in a line immediately preceding the line of the pixel of interest by a weighting factor. Gradation candidate converting means (102) converts the gradation of the image signal as added into a plurality of usable gradations that may be used when adding the error of a left-hand adjacent pixel. A delay circuit (103) delays the image signal as added. A second adder circuit (104) adds the image signal as delayed to the value obtained by multiplying the error that has occurred at the left-hand adjacent pixel by the weighting factor. Gradation selecting means (105) selects, from among the plurality of gradation candidates, one that is the closest to the gradation of the image signal to which the error has been added, and outputs the selected one as the image signal of the pixel of interest. A difference circuit (106) calculates the display error of the pixel of interest.
(FR)Selon cette invention, un premier sommateur (101) ajoute un signal image d'entrée d'un pixel voulu à chacune des valeurs obtenues par multiplication des erreurs d'affichage de trois pixels dans une ligne précédant immédiatement la ligne de ce pixel voulu par un facteur de pondération. Un moyen de conversion du candidat de gradation (102) convertit la gradation du signal image tel qu'ajouté en plusieurs gradations pouvant être utilisées, lesquelles peuvent être utilisées lors de l'ajout de l'erreur d'un pixel adjacent à gauche. Un circuit à retard (103) retarde le signal image tel qu'ajouté. Un second sommateur (104) ajoute le signal image tel que retardé à la valeur obtenue par multiplication de l'erreur produite au niveau du pixel adjacent gauche par le facteur de pondération. Un moyen de sélection de gradation (105) choisit, parmi les candidats de gradation, le candidat le plus proche de la gradation du signal image auquel l'erreur a été ajoutée, et émet en sortie ce candidat choisi en tant que signal image du pixel voulu. Un circuit de différence (106) calcule l'erreur d'affichage du pixel voulu.
(JA)第1の加算回路(101)は、注目画素の1ライン前の3つの画素の表示誤差のそれぞれに重み係数を乗算した値と注目画素の入力画像信号とを加算する。階調候補変換手段(102)は、加算した画像信号の階調を、左隣の画素の誤差を加算したときに変換する可能性のある複数の使用可能な階調に変換する。遅延回路(103)は加算した画像信号を遅延する。第2の加算回路(104)は、左隣の画素で発生した誤差に重み係数を乗算した値と遅延した画像信号とを加算する。階調選択手段(105)は誤差を加算した画像信号の階調に最も近い階調を複数の階調候補の中から選択し注目画素の画像信号として出力する。差分回路(106)は注目画素の表示誤差を算出する。
Designated States: AE, AG, AL, AM, AT, AU, AZ, BA, BB, BG, BR, BW, BY, BZ, CA, CH, CN, CO, CR, CU, CZ, DE, DK, DM, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, HR, HU, ID, IL, IN, IS, KE, KG, KP, KR, KZ, LC, LK, LR, LS, LT, LU, LV, MA, MD, MG, MK, MN, MW, MX, MZ, NA, NI, NO, NZ, OM, PG, PH, PL, PT, RO, RU, SC, SD, SE, SG, SK, SL, SM, SY, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, YU, ZA, ZM, ZW.
African Regional Intellectual Property Organization (BW, GH, GM, KE, LS, MW, MZ, NA, SD, SL, SZ, TZ, UG, ZM, ZW)
Eurasian Patent Organization (AM, AZ, BY, KG, KZ, MD, RU, TJ, TM)
European Patent Office (AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HU, IE, IS, IT, LT, LU, MC, NL, PL, PT, RO, SE, SI, SK, TR)
African Intellectual Property Organization (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, ML, MR, NE, SN, TD, TG).
Publication Language: Japanese (JA)
Filing Language: Japanese (JA)