WIPO logo
Mobile | Deutsch | Español | Français | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Search International and National Patent Collections
World Intellectual Property Organization
Search
 
Browse
 
Translate
 
Options
 
News
 
Login
 
Help
 
Machine translation
1. (WO2005013284) TRACK-AND-HOLD CIRCUIT
Latest bibliographic data on file with the International Bureau   

Pub. No.:    WO/2005/013284    International Application No.:    PCT/IB2004/051314
Publication Date: 10.02.2005 International Filing Date: 28.07.2004
IPC:
G11C 27/02 (2006.01)
Applicants: KONINKLIJKE PHILIPS ELECTRONICS N.V. [NL/NL]; Groenewoudseweg 1, NL-5621 BA Eindhoven (NL) (For All Designated States Except US).
GEELEN, Godefridus, J., G., M. [NL/NL]; (NL) (For US Only)
Inventors: GEELEN, Godefridus, J., G., M.; (NL)
Agent: ELEVELD, Koop, J.; Prof. Holstlaan 6, NL-5656 AA Eindhoven (NL)
Priority Data:
03102417.7 04.08.2003 EP
Title (EN) TRACK-AND-HOLD CIRCUIT
(FR) ECHANTILLONNEUR BLOQUEUR
Abstract: front page image
(EN)A track-and-hold circuit comprising a switch (10) and a capacitor (12). A first bootstrap switch (14a) has as its inputs a clock signal clkin and an input signal Vin. The clock signal clkboot output from the first bootstrap switch (14a) is applied to the gate of the switch (10). The first bootstrap switch (14a) is connected between the input Vin and the output Vs of the circuit via level shifting means, in the form of a current source (20), and buffer means (30). A second bootstrap switch (14b) is provided, having as its inputs the clock signal clkin and the input signal Vin. The anti-phase clock signal clknboot output from the second bootstrap switch (14b) is applied to the gates of two dummy switches (16) connected on either side of the switch (10).
(FR)Cet échantillonneur bloqueur comprend un commutateur (10) et un condensateur (12). Un premier commutateur à contre-réaction (14a) comprend comme entrées un signal d'horloge (clkin) et un signal d'entrée (Vin). Le signal d'horloge (clkboot) émis par le premier commutateur à contre-réaction (14a) est appliqué à la grille du commutateur (10). Le premier commutateur à contre-réaction (14a) est connecté entre l'entrée (Vin) et la sortie (Vs) du circuit par des éléments de rétablissement du niveau zéro, sous forme d'une source de courant (20), et par des éléments tampon (30). Un deuxième commutateur à contre-réaction (14b) comprend comme entrées le signal d'horloge (clkin) et le signal d'entrée (Vin). Le signal d'horloge anti-phase (clknboot) émis par le deuxième commutateur à contre-réaction (14b) est appliqué aux grilles de deux commutateurs fictifs (16) connectés de part et d'autre du commutateur (10).
Designated States: AE, AG, AL, AM, AT, AU, AZ, BA, BB, BG, BR, BW, BY, BZ, CA, CH, CN, CO, CR, CU, CZ, DE, DK, DM, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, HR, HU, ID, IL, IN, IS, JP, KE, KG, KP, KR, KZ, LC, LK, LR, LS, LT, LU, LV, MA, MD, MG, MK, MN, MW, MX, MZ, NA, NI, NO, NZ, OM, PG, PH, PL, PT, RO, RU, SC, SD, SE, SG, SK, SL, SY, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, YU, ZA, ZM, ZW.
African Regional Intellectual Property Organization (BW, GH, GM, KE, LS, MW, MZ, NA, SD, SL, SZ, TZ, UG, ZM, ZW)
Eurasian Patent Organization (AM, AZ, BY, KG, KZ, MD, RU, TJ, TM)
European Patent Office (AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HU, IE, IT, LU, MC, NL, PL, PT, RO, SE, SI, SK, TR)
African Intellectual Property Organization (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, ML, MR, NE, SN, TD, TG).
Publication Language: English (EN)
Filing Language: English (EN)