WIPO logo
Mobile | Deutsch | Español | Français | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Search International and National Patent Collections
World Intellectual Property Organization
Search
 
Browse
 
Translate
 
Options
 
News
 
Login
 
Help
 
Machine translation
1. (WO2005013111) VOLTAGE REGULATOR WITH BYPASS FOR MULTI-VOLTAGE STORAGE SYSTEM
Latest bibliographic data on file with the International Bureau   

Pub. No.:    WO/2005/013111    International Application No.:    PCT/US2004/023635
Publication Date: 10.02.2005 International Filing Date: 22.07.2004
IPC:
G06F 1/26 (2006.01)
Applicants: SANDISK CORPORATION [US/US]; 140 Caspian Court, Sunnyvale, CA 94089 (US) (For All Designated States Except US).
PASTERNAK, John [US/US]; (US) (For US Only)
Inventors: PASTERNAK, John; (US)
Agent: VIERRA, Larry, E.; Vierra Magen Marcus Harmon & DeNiro LLP, Suite 540, 685 Market Street, San Francisco, CA 94105 (US)
Priority Data:
10/633,110 01.08.2003 US
Title (EN) VOLTAGE REGULATOR WITH BYPASS FOR MULTI-VOLTAGE STORAGE SYSTEM
(FR) REGULATEUR DE TENSION POURVU D'UNE DERIVATION POUR UN SYSTEME DE STOCKAGE MULTITENSION
Abstract: front page image
(EN)A system and method for supplying power to a peripheral device (200) where the voltage supplied by a host (275) device may be the voltage required for operation of the peripheral, or a higher voltage. A memory system (200) includes a voltage regulator (500, 600) including an input, and output and a bypass (P2, P3, P4, P5) shorting the input to the output. A voltage detector (550) communicates with the regulator (500, 600). A Bypass enable signal operable responsive to a signal generated by the host device indicating that the power up of the host is complete is coupled to the bypass element. A method for operating a voltage regulator (500, 600) in a memory system (200) includes the steps of: providing a voltage regulator (500, 600) having an input and an output, and including a bypass (P2, P3, P4, P5) shorting the input to the output; setting the bypass (P2, P3, P4, P5) to off prior to power up of a host device (275); responsive to a power up completion signal from a host device (275), determining the power supplied by the host (275); and if the power supplied by the host (275) is below a threshold operating voltage, enabling the bypass (P2, P3, P4, P5).
(FR)L'invention concerne un système et un procédé permettant de fournir de l'énergie à un dispositif périphérique lorsque la tension fournie par un dispositif hôte peut être la tension nécessaire au fonctionnement du dispositif périphérique, ou une tension supérieure. Un système de stockage comprend un régulateur de tension qui comporte une entrée, une sortie, ainsi qu'une dérivation qui relie l'entrée avec la sortie par court-circuit. Un détecteur de tension communique avec ledit régulateur. Un signal d'établissement de dérivation activable en fonction d'un signal généré par le dispositif hôte indiquant que l'activation de l'hôte est complète est couplé à l'élément de dérivation. Cette invention concerne en outre un procédé permettant de faire fonctionner un régulateur de tension dans un système de stockage. Ce procédé comprend les étapes consistant : à fournir un régulateur de tension comportant une entrée et une sortie, ainsi qu'une dérivation qui relie l'entrée avec la sortie par court-circuit ; à désactiver la dérivation avant l'activation d'un dispositif hôte ; à déterminer l'énergie fournie par l'hôte, en fonction d'un signal d'activation complète du dispositif hôte, et ; à établir la dérivation si l'énergie fournie par l'hôte est inférieure à une tension de fonctionnement seuil.
Designated States: AE, AG, AL, AM, AT, AU, AZ, BA, BB, BG, BR, BW, BY, BZ, CA, CH, CN, CO, CR, CU, CZ, DE, DK, DM, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, HR, HU, ID, IL, IN, IS, JP, KE, KG, KP, KR, KZ, LC, LK, LR, LS, LT, LU, LV, MA, MD, MG, MK, MN, MW, MX, MZ, NA, NI, NO, NZ, OM, PG, PH, PL, PT, RO, RU, SC, SD, SE, SG, SK, SL, SY, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, YU, ZA, ZM, ZW.
African Regional Intellectual Property Organization (BW, GH, GM, KE, LS, MW, MZ, NA, SD, SL, SZ, TZ, UG, ZM, ZW)
Eurasian Patent Organization (AM, AZ, BY, KG, KZ, MD, RU, TJ, TM)
European Patent Office (AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HU, IE, IT, LU, MC, NL, PL, PT, RO, SE, SI, SK, TR)
African Intellectual Property Organization (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, ML, MR, NE, SN, TD, TG).
Publication Language: English (EN)
Filing Language: English (EN)