WIPO logo
Mobile | Deutsch | Español | Français | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Search International and National Patent Collections
World Intellectual Property Organization
Search
 
Browse
 
Translate
 
Options
 
News
 
Login
 
Help
 
Machine translation
1. (WO2004102657) METHOD AND APPARATUS FOR OPTIMIZING CIRCUIT SIGNAL LINE, RECORDING MEDIA OF OPTIMIZATION PROGRAM, AND RECORDING MEDIA OF METHOD AND PROGRAM FOR CIRCUIT DESIGN
Latest bibliographic data on file with the International Bureau   

Pub. No.:    WO/2004/102657    International Application No.:    PCT/JP1999/000205
Publication Date: 25.11.2004 International Filing Date: 21.01.1999
Chapter 2 Demand Filed:    12.07.1999    
IPC:
G06F 17/50 (2006.01)
Applicants: SANO, Masahiro [JP/JP]; (JP) (For US Only).
SUGIOKA, Toshiaki [JP/JP]; (JP) (For US Only)
Inventors: SANO, Masahiro; (JP).
SUGIOKA, Toshiaki; (JP)
Agent: SANADA, Tamotsu; Kichijoji-Hirose Building, 5th floor, 10-31, Kichijoji-honcho 1-chome, Musashino-shi, Tokyo 180-0004 (JP)
Priority Data:
10/12545 26.01.1998 JP
10/251400 04.09.1998 JP
Title (EN) METHOD AND APPARATUS FOR OPTIMIZING CIRCUIT SIGNAL LINE, RECORDING MEDIA OF OPTIMIZATION PROGRAM, AND RECORDING MEDIA OF METHOD AND PROGRAM FOR CIRCUIT DESIGN
(FR) PROCEDE ET DISPOSITIF PERMETTANT D'OPTIMISER UNE LIGNE DE SIGNAL DE CIRCUIT, SUPPORTS D'ENREGISTREMENT DE PROGRAMME D'OPTIMISATION, ET SUPPORTS D'ENREGISTREMENT DE PROCEDE ET PROGRAMME DE CONCEPTION DE CIRCUITS
(JA) 回路内信号線の最適化方法、最適化装置および最適化プログラムを格納した記憶媒体並びに回路設計方法および回路設計用プログラムを格納した記憶媒体
Abstract: front page image
(EN)A method of optimizing the delay of signals from a signal source to load devices to reduce the skew in a design process for integrated circuits such as LSIs. The method comprises a step (S511) of deciding whether a signal source has a sufficient fan-out to directly drive all devices, a step (S514) of dividing the devices into groups so that the devices in each group will be driven sufficiently by the fan-out and have substantially the same load capacitance if the decision is negative, a step (S514) of providing each group with a sufficient buffer for allowing it to be driven by the fan-out. In the step (S511), it is decided whether the buffer provided in the step (S511) can be sufficiently driven by the fan-out of the signal source. The steps (S514 and S515) are repeated until it is decided that the fan-out conditions are satisfied.
(FR)L'invention concerne un procédé permettant d'optimiser le décalage de signaux entre une source de signal et des dispositifs pour réduire les erreurs dans un procédé de conception de circuits intégrés, tel qu'une VLSI. Ce procédé consiste à décider (S511) si une source de signal possède une sortance suffisante pour alimenter de manière directive tous les dispositifs, à répartir (S514) les dispositifs en groupes pour que les dispositifs dans chaque groupe soient suffisamment alimentés par la sortance et présentent sensiblement la même capacité de charge si la décision est négative, et à fournir (S515) à chaque groupe un tampon suffisant pour qu'ils soient alimentés par la sortance. Dans l'étape (S511), on décide si le tampon fourni peut être suffisamment alimenté par la sortance de la source de signal. Les étapes (S514 et S515) sont répétées jusqu'à ce que les conditions de sortance soient satisfaites.
(JA)not available
Designated States: US.
Publication Language: Japanese (JA)
Filing Language: Japanese (JA)