WIPO logo
Mobile | Deutsch | Español | Français | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Search International and National Patent Collections
World Intellectual Property Organization
Search
 
Browse
 
Translate
 
Options
 
News
 
Login
 
Help
 
Machine translation
1. (WO2004100512) METHOD AND ARRANGEMENT FOR SIGNAL LOOP TEST
Latest bibliographic data on file with the International Bureau   

Pub. No.:    WO/2004/100512    International Application No.:    PCT/SE2004/000296
Publication Date: 18.11.2004 International Filing Date: 04.03.2004
IPC:
G01R 27/28 (2006.01), H04B 3/46 (2006.01)
Applicants: TELEFONAKTIEBOLAGET LM ERICSSON (publ) [SE/SE]; S-164 83 Stockholm (SE) (For All Designated States Except US).
BÖRJESSON, Per, Ola [SE/SE]; (SE) (For US Only).
FERTNER, Antony [SE/SE]; (SE) (For US Only).
JENSEN, Axel, Frank [DK/DK]; (DK) (For US Only).
LINDQVIST, Fredrik [SE/SE]; (SE) (For US Only).
ROSENBERG, Jonas [SE/SE]; (SE) (For US Only).
WIÅ, Adam [SE/SE]; (SE) (For US Only).
ÖDLIN, Per [SE/SE]; (SE) (For US Only)
Inventors: BÖRJESSON, Per, Ola; (SE).
FERTNER, Antony; (SE).
JENSEN, Axel, Frank; (DK).
LINDQVIST, Fredrik; (SE).
ROSENBERG, Jonas; (SE).
WIÅ, Adam; (SE).
ÖDLIN, Per; (SE)
Agent: WENDIN, Katarina; Ericsson AB, Patent Unit Core Networks/Älvsjö, Box 1505, S-125 25 Älvsjö (SE)
Priority Data:
60/469,658 12.05.2003 US
Title (EN) METHOD AND ARRANGEMENT FOR SIGNAL LOOP TEST
(FR) PROCEDE ET AGENCEMENT POUR ESSAI DE BOUCLE DE SIGNAL
Abstract: front page image
(EN)The invention refers to single-ended test of a loop (2, 3) with the aid of a transceiver (1), wherein an input impedance (Zin(f)) of the loop is generated. The transceiver (1) has a digital part (41), a codec (42) and an analog part (43) and is connected to the loop. With the aid of a transmitted and a reflected braodband signal (vin, vout) an echo transfer function Hecho(f) = V(f)out/Vin(f) is generated, which also can be expressed as formula (I). Here Zho(f), Zhyb(f) and Hϵ(f) are model values for the transceiver (1). IN a calibration process a test transceiver, with the same type of hardware as the transceiver (1), is connected to known impedances, replacing the loop (2, 3). Hecho(f) = V(f)out/Vin(f) is generated for the known impedances and th emodel values are generanted and are stored in a memory (11) in the transceiver (1). The stored model values are then used when the input impedance (Zin(f)) for the loop (2, 3) is generated after a measurement of the broadband signal (Vin, Vout) is performed.
(FR)L'invention concerne un test à récepteur unique d'une boucle (2, 3) au moyen d'un émetteur-récepteur (1) consistant à générer une impédance d'entrée (<i>Z</i><i>in</i><i>(f))</i> de la boucle. L'émetteur-récepteur (1), qui comprend une partie numérique (41), un codeur-décodeur (42) et une partie analogique (43), est connecté à la boucle. Une fonction de transfert d'écho <i>H</i><i>echo</i><i>(f)</i> = V(<i>f)</i>out/Vin(<i>f</i>), qui peut également être exprimée par la formule (I), est générée à l'aide d'un signal à bande large émis et réfléchi (vin, vout) (I). Dans ce cas présent, <i>Z</i><i>ho</i><i>(f), Z</i><i>hyb</i><i>(f) and H</i><i>e</i><i>(f)</i> représentent des valeurs modèles pour l'émetteur-récepteur (1). Dans le cadre d'un processus d'étalonnage, un émetteur-récepteur d'essai doté du même type de matériels que l'émetteur-récepteur (1) est connecté à des impédances connues, à la place de la boucle (2, 3). <i>H</i><i>echo</i><i>(f)</i> = V(<i>f</i>)out/Vin(f) est générée pour les impédances connues et les valeurs modèles sont produites et stockées dans une mémoire (11) de l'émetteur-récepteur (1). On utilise ensuite les valeurs modèles stockées lorsque l'impédance d'entrée (<i>Z</i><i>in</i><i>(f</i>)) pour la boucle (2, 3) est générée après mesure du signal à large bande (Vin, Vout).
Designated States: AE, AG, AL, AM, AT, AU, AZ, BA, BB, BG, BR, BW, BY, BZ, CA, CH, CN, CO, CR, CU, CZ, DE, DK, DM, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, HR, HU, ID, IL, IN, IS, JP, KE, KG, KP, KR, KZ, LC, LK, LR, LS, LT, LU, LV, MA, MD, MG, MK, MN, MW, MX, MZ, NA, NI, NO, NZ, OM, PG, PH, PL, PT, RO, RU, SC, SD, SE, SG, SK, SL, SY, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, YU, ZA, ZM, ZW.
African Regional Intellectual Property Organization (BW, GH, GM, KE, LS, MW, MZ, SD, SL, SZ, TZ, UG, ZM, ZW)
Eurasian Patent Organization (AM, AZ, BY, KG, KZ, MD, RU, TJ, TM)
European Patent Office (AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HU, IE, IT, LU, MC, NL, PL, PT, RO, SE, SI, SK, TR)
African Intellectual Property Organization (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, ML, MR, NE, SN, TD, TG).
Publication Language: English (EN)
Filing Language: English (EN)